专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果766090个,建议您升级VIP下载更多相关专利
  • [发明专利]数据储存设备及其操作方法-CN201510725906.4有效
  • 朴振 - 爱思开海力士有限公司
  • 2015-10-30 - 2021-04-09 - G06F12/02
  • 一种数据储存设备,包括:多个存储装置;搜索单元,被配置用来搜索被映射到k个连续的逻辑地址的k个物理地址;以及处理器,被配置用来判定被映射到与k个物理地址中的第k物理地址连续的i个连续的物理地址的i个逻辑地址的数值连续性,以及当数值连续性被确认时传输关于与i个连续的物理地址相对应的第一预读取存储区的预读取命令以及与i个连续的物理地址连续的第一预估读取物理地址
  • 数据储存设备及其操作方法
  • [发明专利]一种连续可用IP地址检测方法、装置、设备及存储介质-CN202210611017.5有效
  • 高言 - 苏州浪潮智能科技有限公司
  • 2022-05-31 - 2023-08-15 - H04L61/5007
  • 本申请公开了一种连续可用IP地址检测方法、装置、设备及可读存储介质,方法包括:获取目标数据中心机房分配到的连续IP地址,对连续IP地址进行连续编号;获取目标数据中心机房中的物理节点占用的连续IP地址中的IP地址,将连续IP地址中被占用的IP地址对应的编号记录在已使用数组中;根据连续IP地址对应的最小编号和最大编号在已使用数组中添加最小记录编号和最大记录编号;最小记录编号比最小编号小1,最大记录编号比最大编号大1;根据已使用数组确定目标中心机房对应的最多连续可用IP地址信息。本申请公开的上述技术方案,实现最多连续IP地址的自动检测,减少最多连续IP地址检测的人力消耗,提高检测效率及检测准确性。
  • 一种连续可用ip地址检测方法装置设备存储介质
  • [发明专利]内存管理方法、装置、计算机设备和存储介质-CN201910179847.3有效
  • 邓利斌 - 深圳市广和通无线股份有限公司
  • 2019-03-11 - 2021-08-17 - G06F12/02
  • 方法包括:获取物理内存池的使用率,当物理内存池的使用率大于使用阈值时,获取地址映射表,地址映射表用于记录物理内存池中被使用的物理内存的物理内存地址,当地址映射表中的各个物理内存地址连续时,分别获取各个物理内存地址对应的目标物理内存地址,各个目标物理内存地址连续的,根据各个目标物理内存地址更新地址映射表,并根据各个目标物理内存地址更新物理内存池。当各个物理内存地址连续时,计算机设备获取各个物理内存地址对应的各个目标物理内存地址,由于各个目标物理内存地址连续的,因此,可以使得被使用的物理内存地址连续,提高空闲内存的集中度。
  • 内存管理方法装置计算机设备存储介质
  • [发明专利]一种指令处理方法及装置-CN201410522774.0有效
  • 陈喆;寺园裕一;末吉礼明 - 上海安川电动机器有限公司
  • 2014-09-30 - 2019-02-22 - G05B19/042
  • 本发明实施例的方法包括:接收到指令之后,获取得到指令中携带的起始地址以及寄存器数量N;根据所述起始地址以及寄存器数量确定出连续的N个第一地址,并获得与所述连续的N个第一地址一一对应的N个寄存器地址,根据所述N个寄存器地址执行所述指令;其中,所述N个寄存器地址为不连续地址。由于可通过将所需发送的不连续的N个寄存器地址对应为连续的N个第一地址,因此可通过一条指令发送不连续的N个寄存器地址,从而提高了通信效率。
  • 一种指令处理方法装置
  • [发明专利]随机写的方法和转换器-CN201110441851.6有效
  • 周大;钱岭;郭磊涛;齐骥 - 中国移动通信集团公司
  • 2011-12-26 - 2013-06-26 - G06F12/08
  • 本发明公开了一种随机写的方法及转换器,其中,该方法包括:接收下发的随机写序列,对该随机写序列进行排序处理;根据排序后写序列的地址,获取该写序列的空闲地址;将存储介质上与空闲地址对应地址上的数据读入后置于空闲地址中,生成在连续地址上数据呈连续排列的连续写序列,将该连续写序列写入存储介质的对应地址上。本发明的随机写的方法和转换器,将低速的随机写转换为高速的连续写,充分利用固态硬盘的高速连续写的性能,大大提高了固态硬盘的随机写速度性能。
  • 随机方法转换器
  • [发明专利]用于非连续逻辑地址的技术-CN202210960661.3在审
  • 谭华;周方闻;陈文静 - 美光科技公司
  • 2022-08-11 - 2023-02-17 - G06F3/06
  • 本申请涉及用于非连续逻辑地址的技术。可接收用于存取存储器装置的第一组命令。所述第一组命令可包含对应于连续索引化的物理地址的非连续逻辑地址。可基于存储在易失性存储器中的第一映射而确定所述非连续逻辑地址对应于连续索引化的物理地址。可基于所述确定将第二映射传递到所述易失性存储器。所述第二映射可包含存储在一组物理地址处的信息是否有效的指示。可接收用于存取所述存储器装置的第二组命令,所述第二组命令包含非连续逻辑地址。可使用所述第二映射从所述存储器装置检索包含所述非连续逻辑地址的所述第二组命令的数据。
  • 用于连续逻辑地址技术
  • [发明专利]Cache中地址标记方法、装置、图形处理系统及电子设备-CN202310056066.1有效
  • 王海洋;姜莹 - 北京象帝先计算技术有限公司
  • 2023-01-19 - 2023-04-18 - G06F12/0895
  • 本公开提供一种Cache中地址标记方法、装置、图形处理系统及电子设备,所述Cache的映射方式被配置为组相联,所述Cache中的每一路中的每个缓存行被配置有对应的连续地址标记,任一缓存行对应的连续地址标记用于标记:与该缓存行存在地址连续关系的缓存行所在的路;其中,存在地址连续关系包括:任意两个缓存行对应的主存地址连续;所述方法包括:在对目标缓存行进行更新后,确定更新后的目标缓存行的Tag标记,并获取与目标缓存行所在的目标组相邻的组之中的各缓存行的Tag标记;根据获取的Tag标记,对目标缓存行对应的连续地址标记,和/或,与目标缓存行所在的目标组相邻的组之中的缓存行的连续地址标记进行更新。
  • cache地址标记方法装置图形处理系统电子设备
  • [发明专利]存储控制器-CN200610159542.9无效
  • 町村广喜 - 恩益禧电子股份有限公司
  • 2006-09-27 - 2007-04-04 - G06F13/00
  • 它是配设在CPU(10)和存储器(30)之间,从CPU(10)输入对总线周期的类型是地址与前周期的地址连续连续周期还是地址与前周期的地址无关的非连续周期进行指示的控制信号(TRANS),输出向上述CPU通知总线周期结束的控制信号(RDY)的存储控制器,在总线周期结束前,根据现在的地址预先生成以连续周期为前提的地址,在后面的时钟周期中,向存储器输出以上述连续周期为前提的地址,向上述CPU输出来自与以上述连续周期为前提的地址对应的存储器的读出数据,此时,在本来设为要供给与非连续周期对应的地址的数据的场合,把RDY信号设为非激活,从而在CPU中不取入该读出数据,结果,使该读出数据无效。
  • 存储控制器
  • [发明专利]一种智能边缘网关的数据转发方法-CN202110369454.6有效
  • 赵军;齐维龙;齐维刚 - 重庆芯力源科技有限公司
  • 2021-04-06 - 2022-10-21 - H04L45/745
  • 本发明公开了一种智能边缘网关的数据转发方法,将配置有采集点的地址按照地址由小到大的顺序逐段地划分成多个连续地址段Dk,所述连续地址段Dk内具有n个地址,且每个地址均配置有采集点,n和k均为正整数;任意相邻的两个连续地址段Dk之间的所有地址均空置;将多个所述连续地址段Dk按照地址由小到大的顺序逐一地划分至多个采集地址段Cj内,所述采集地址段Cj内的地址连续,且地址总数小于或等于一个采集帧的最大地址数;所述采集地址段Cj内具有m个所述连续地址段Dk,j和m均为正整数;用一个采集帧命令对所述采集地址
  • 一种智能边缘网关数据转发方法
  • [发明专利]用来管理和存取闪存模块的控制器-CN201110135242.8有效
  • 王启龙;陈家新;林建成 - 慧荣科技股份有限公司
  • 2011-05-24 - 2012-01-25 - G11C7/10
  • 本发明的闪存控制器之一包含有:通讯接口,用于耦接主控装置;以及处理电路,用于将对应第一组连续逻辑地址的第一组地址记录于第一寻址区块的第一区段,将对应第二组连续逻辑地址的第二组地址记录于第一寻址区块的第二区段,将对应第三组连续逻辑地址的第三组地址记录于第二寻址区块的第一区段,以及将对应第四组连续逻辑地址的第四组地址记录于第二寻址区块的第二区段;其中第二组逻辑地址接续于第一组逻辑地址、且第三组逻辑地址接续于第二组逻辑地址
  • 用来管理存取闪存模块控制器

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top