专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果9506610个,建议您升级VIP下载更多相关专利
  • [发明专利]电路系统的寄存配置方法和装置-CN202211353974.9在审
  • 马成森 - 上海安路信息科技股份有限公司
  • 2022-10-31 - 2022-12-30 - G06F9/30
  • 本发明公开了电路系统的寄存配置方法和装置。所述方法适用于CPU,包括:在将获取的所有标准寄存配置数据存储于电路系统的外部存储后,根据当前寄存配置任务生成寄存配置信息,并将所述寄存配置信息配置给所述电路系统中的寄存配置模块;通过所述寄存配置模块,根据所述寄存配置信息从所述外部存储中读取目标标准寄存配置数据,并对所述目标标准寄存配置数据进行正确性验证,以当所述目标标准寄存配置数据通过正确性验证时,将所述目标标准寄存配置数据配置给所述电路系统中的目标模块本发明能够有效提升寄存配置效率,解决占用CPU大量资源的问题。
  • 电路系统寄存器配置方法装置
  • [发明专利]用于实现数据奇偶重排的方法、设备和介质-CN202210195213.9有效
  • 请求不公布姓名 - 上海壁仞智能科技有限公司
  • 2022-03-01 - 2023-07-18 - G06F7/24
  • 本公开的实施例涉及一种用于实现数据奇偶重排的方法、设备和介质,方法包括:基于线程组的线程数,确定第一映射参数;基于所述第一映射参数,将所述第一寄存的数据映射到所述第三寄存并且将所述第二寄存的数据映射到第四寄存;将所述第一寄存、第二寄存、第三寄存和第四寄存的数据移位到中转寄存;基于中转寄存的地址,对所述中转寄存中的数据执行抽取,以便获得第一数据、第二数据、第三数据以及第四数据;以及将第一数据和第二数据分别写入到所述第一寄存和所述第二寄存,从而实现寄存数据奇偶重排。由此,能够在不计算共享存储地址的情况下更为快速地在两个寄存间实现数据的奇偶重排。
  • 用于实现数据奇偶重排方法设备介质
  • [发明专利]向量混洗方法、处理及电子设备-CN202111508098.8在审
  • 汪文祥 - 龙芯中科技术股份有限公司
  • 2021-12-10 - 2022-04-08 - G06F15/80
  • 本申请提供了一种向量混洗方法、处理及电子设备。方法包括:接收指令,指令包括:寄存标识和混洗参数;寄存标识包括源寄存标识和目的寄存标识;源寄存标识用于表征源寄存,源寄存为存储执行向量混洗操作时被操作的源元素的寄存;目的寄存标识用于表征目的寄存,目的寄存为存储执行向量混洗操作后得到的目标元素的寄存;混洗参数用于指示对源元素执行向量混洗操作时所依据的参数;执行指令,以根据混洗参数对从源寄存获取的源元素执行向量混洗操作,并获取向量混洗操作后的目标元素;将目标元素写入目的寄存
  • 向量方法处理器电子设备
  • [发明专利]向量移位方法、处理及电子设备-CN202111509173.2在审
  • 汪文祥 - 龙芯中科技术股份有限公司
  • 2021-12-10 - 2022-04-08 - G06F9/30
  • 本申请提供了一用向量移位方法、处理及电子设备。所述方法包括:接收指令,该指令包括:寄存标识和移位参数;寄存标识包括源寄存标识和目的寄存标识;源寄存标识用于表征源寄存,源寄存为存储执行向量移位操作时被操作的源元素的寄存;目的寄存标识用于表征目的寄存,目的寄存为存储执行向量移位操作后得到的目标元素的寄存;移位参数用于指示对源元素执行向量移位操作时所依据的规则;执行指令,根据移位参数对从源寄存获取的源元素执行向量移位操作,并获取向量移位操作后的目标元素;将目标元素写入目的寄存
  • 向量移位方法处理器电子设备
  • [发明专利]位存储区块传输电路及其方法及颜色填充方法-CN200810144392.3有效
  • 蔡周良;王宗仁 - 奇景光电股份有限公司
  • 2008-08-04 - 2009-06-24 - G09G5/39
  • 该位存储区块传输电路,包括读取寄存、写入寄存、位搬动电路及溢位寄存。读取寄存,用以储存分解数据,其中包括原始数据。位搬动电路用以搬动读取寄存中的分解数据至写入寄存及搬动写入寄存中的分解数据的位,使分解数据中原始数据的起始位相对于写入寄存的起始地址具有位位移量。溢位寄存与写入寄存耦接,用以储存搬动写入寄存中分解数据的位时原始数据超出写入寄存的存储长度的溢位数据。其中,写入寄存输出并写入其中的分解数据至第一存储中的存储单元(Memory Cell)中。
  • 存储区块传输电路及其方法颜色填充
  • [发明专利]数据寄存访问方法、装置、可读存储介质及电子设备-CN202310440320.8在审
  • 成顺利;李建军;李晶 - 北京地平线信息技术有限公司
  • 2023-04-21 - 2023-07-28 - G06F12/14
  • 本公开实施例公开了一种数据寄存访问方法、装置、计算机可读存储介质及电子设备,其中,该方法包括:从目标虚拟机生成的寄存访问请求中确定第一虚拟机标识和待访问数据寄存的第一地址;基于第一虚拟机标识,从至少两个数据寄存组和保护寄存组中确定目标数据寄存组和目标保护寄存;基于目标保护寄存,确定目标虚拟机对目标数据寄存组的访问权限;响应于访问权限为允许访问,基于第一地址,从目标数据寄存组中确定待访问数据寄存,并通过目标虚拟机访问待访问数据寄存。本公开实施例在硬件上实现了寄存组之间的隔离,无需设置复杂的软件程序对虚拟机访问寄存的权限进行控制,提高了虚拟机访问寄存的效率。
  • 数据寄存器访问方法装置可读存储介质电子设备
  • [发明专利]阵列基板和显示面板-CN201511024581.3有效
  • 费日锂;曹兆铿 - 上海中航光电子有限公司;天马微电子股份有限公司
  • 2015-12-30 - 2019-02-26 - G09G3/20
  • 本发明公开了一种阵列基板和显示面板,阵列基板包括显示区域以及位于显示区域外围的驱动电路,驱动电路包括:一移位寄存组,移位寄存组包括以级联方式连接的n级移位寄存单元,其中,n为正整数,且n≥1;至少一虚拟移位寄存组,每一虚拟移位寄存组包括以级联方式连接的至少一级虚拟移位寄存单元;移位寄存组与虚拟移位寄存组以级联方式连接,且移位寄存组中的n级移位寄存单元沿第一方向排列,虚拟移位寄存组中的至少一级虚拟移位寄存单元与第n级移位寄存单元的连线与第一方向相交。通过虚拟移位寄存组不平行于移位寄存组排列,可减小显示屏的边框,提供更佳的视觉和使用效果。
  • 阵列显示面板
  • [发明专利]设备启动装置以及CPU-CN201110038834.8有效
  • 松田诚一 - 株式会社山武
  • 2011-02-10 - 2011-09-21 - G05B19/04
  • 该装置具有:寄存电路,该寄存电路具有多个通过指定地址而可以进行数据的写入及读出的寄存寄存控制电路,该寄存控制电路通过指定地址来监控寄存电路的多个寄存的数据,且向寄存电路的预定的寄存写入用于使设备启动的数据;信号发生电路,该信号发生电路基于被指定的地址和从寄存电路读出的数据使多个设备中的一个设备进行规定的动作,在寄存电路中,在多个寄存中的预定的第1寄存中分配有共同管理多个设备的各自动作的第1位的集合,且在第1寄存以外的多个第2寄存中分别分配有对多个设备的各自动作进行单独管理的第2位。
  • 设备启动装置以及cpu
  • [发明专利]堆栈式寄存堆及其控制方法-CN00120103.4有效
  • 王俊宇;王昭顺;刘大力 - 多思资讯(集团)有限公司
  • 2000-07-18 - 2004-04-21 - G06F12/04
  • 一种堆栈式寄存堆,包括:一个由通用寄存组成的栈顶寄存组(101);一个寄存堆(105);一个数据缓冲寄存(103),连接于栈顶寄存组(101)与寄存堆(105)之间,用于对位数小于预定字长的数据进行缓存;一个计数(102),用于对栈顶寄存组(101)和数据缓冲寄存中最小操作单元数据的个数进行计数;以及一个寄存堆地址指针生成部件(104),响应于出/入栈指令和来自计数(102)的计数值,生成用于读/写寄存堆(105)的地址指针。
  • 堆栈寄存器及其控制方法
  • [发明专利]信息处理装置-CN87104991.0无效
  • 渡边担;仓员桂一;柏木有吾;十山圭介;野尻徹 - 株式日立制作所
  • 1987-07-20 - 1989-11-01 - G06F12/08
  • 在备有多个寄存,且寄存的存取时间远小于主存贮的存取时间的计算机系统中,每条指令有表示地址部分的寄存,在地址部分中,具有寄存区的寄存地址的区域寄存赋值与表示寄存区某一相对寄存地址的寄存位移赋值结合在一起,因此,既使实际寄存的数目增加,伴随任务交换等所需的寄存保存与恢复可被减少,由此程序运行、处理的速度提高。还有用于指示主存贮的地址部分。
  • 信息处理装置
  • [其他]信息处理装置-CN87104991无效
  • 渡边担;仓员桂一;柏木有吾;十山圭介;野尻徹 - 株式日立制作所
  • 1987-07-20 - 1989-11-01 -
  • 在备有多个寄存,且寄存的存取时间远小于主存贮的存取时间的计算机系统中,每条指令有表示地址部分的寄存,在地址部分中,具有寄存区的寄存地址的区域寄存赋值与表示寄存区某一相对寄存地址的寄存位移赋值结合在一起,因此,既使实际寄存的数目增加,伴随任务交换等所需的寄存保存与恢复可被减少,由此程序运行、处理的速度提高。还有用于指示主存贮的地址部分。
  • 信息处理装置
  • [发明专利]具有寄存仲裁的处理系统及其使用的方法-CN201110317477.9有效
  • N·V·D·斯图尔特 - VIXS系统公司
  • 2011-10-19 - 2012-07-18 - G06F21/02
  • 本公开涉及具有寄存仲裁的处理系统及其使用的方法。所述处理系统包括存储模块,所述存储模块包括用于在多个寄存中存储多个寄存数据的寄存空间以及与所述寄存空间对应的安全存取数据。寄存仲裁模块操作来从客户端模块接收对于寄存中的一个寄存的存取请求;检索与所述客户端对应的安全存取数据以确定所述客户端是否是可信的;并且如果所述客户端是可信的,则准许对于所述寄存的存取请求。如果所述客户端是不可信的,则寄存仲裁模块检索安全存取数据以确定所述寄存对于所述客户端是否是不安全的。当所述寄存对于所述客户端是不安全的时,寄存仲裁模块准许对于所述寄存的存取请求。
  • 具有寄存器仲裁处理系统及其使用方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top