[发明专利]加权轮询仲裁器及其轮询仲裁方法和芯片有效

专利信息
申请号: 202210844833.0 申请日: 2022-07-19
公开(公告)号: CN115080474B 公开(公告)日: 2022-12-02
发明(设计)人: 田佩佳;蔡凯;刘明 申请(专利权)人: 中科声龙科技发展(北京)有限公司
主分类号: G06F13/366 分类号: G06F13/366;G06F13/40
代理公司: 北京路浩知识产权代理有限公司 11002 代理人: 梁军丽
地址: 100080 北京市*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种加权轮询仲裁器及其轮询仲裁方法和芯片。其中加权轮询仲裁器包括至少二个仲裁电路,每个仲裁电路与一个请求源连接,各仲裁电路顺次连接成环状;一个优先级控制电路分别与各仲裁电路连接;一个输出电路分别与各仲裁电路和一个目标设备连接;一个权重控制电路与优先级控制电路连接;每个仲裁电路响应于优先级控制电路发出的最高优先级控制信号或前一个仲裁电路发出的使能控制信号,将请求源发出的请求通过输出电路发送至目标设备,或基于请求源无请求向后一个仲裁电路发出使能控制信号;权重控制电路预先配置有各请求源的权重值,优先级控制电路基于预先配置的权重值调整最高优先级控制信号。本发明可以使多个请求源按比例获得仲裁。
搜索关键词: 加权 仲裁 及其 方法 芯片
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中科声龙科技发展(北京)有限公司,未经中科声龙科技发展(北京)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202210844833.0/,转载请声明来源钻瓜专利网。

同类专利
  • 适用于比较器的加权轮询仲裁方法、装置、仲裁器和芯片-202310671721.4
  • 詹贵阳;刘功哲;冯华;熊民权;马华;李焱明 - 上海芯钛信息科技有限公司
  • 2023-06-07 - 2023-09-01 - G06F13/366
  • 本申请涉及集成电路技术领域的一种适用于比较器的加权轮询仲裁方法、装置、仲裁器和芯片。所述方法包括:每个源端可根据自身的重要性设置不同的权重值,从而决定其在接入比较器的正向输入端时的时间值,克服了现有轮询中每个源端获得授权概率相同的不足;本方法仅在现有的固定优先级仲裁算法的基础上,通过加入一个循环指针实现了轮询仲裁,又在此基础上,通过加入每个源端对应的权重值,实现了加权轮询仲裁算法,实现方式简单,操作方便;该方法易于扩展,每增加一个源端,每轮循环指针只需要再增一个1即可,多增加一个源端,则每轮轮询中多耗费的时钟周期数与该源端的权重值相等。
  • 一种总线通信方法、电子设备及计算机可读存储介质-202310920318.0
  • 刘小红;崔殿;张奇;陈荣杰 - 深圳市逸云天电子有限公司
  • 2023-07-26 - 2023-08-25 - G06F13/366
  • 本申请涉及一种总线通信方法、电子设备及计算机可读存储介质。主机先获取应答策略并确定连接在总线上的各从机在应答查询时占用总线的排序,该过程实际上就是主机与各个从机约定从机在应答查询时占用总线的时机。随后主机在总线上发送查询指令,各从机可以根据主机指示的排序,按序逐一占用总线向主机发送自身对查询指令的应答消息。因为从机是按照与主机约定好的排序发送应答消息,因此主机接收到一应答消息后也能够知晓该应答消息与哪一个从机对应,这样主机只需要发送一个查询指令,就能获取到所有从机的应答消息,而不需要逐一针对每一个从机发送查询指令,减少了主机向从机进行信息查询的耗时,提升了从机上报数据的实时性。
  • 一种基于I3C的设备管理方法、装置、设备及可读介质-202111154341.0
  • 王一鸣;张明哲 - 苏州浪潮智能科技有限公司
  • 2021-09-29 - 2023-08-25 - G06F13/366
  • 本发明公开了一种基于I3C的设备管理方法,包括:为计算机节点配置第一I3C连接节点,将第一I3C连接节点的第一主端口连接至CPU和BMC,将第一I3C连接节点的第一从端口连接至内存设备,BMC通过I3C通信获取对内存设备的第一监控信息;为计算机节点配置第二I3C连接节点,将第二I3C连接节点的第二主端口连接至CPU和BMC,将第二I3C连接节点的第二从端口连接至监控设备,BMC通过I3C通信获取监控设备的第二监控信息;为计算机节点配置第三I3C连接节点,将第三I3C连接节点的第三主端口连接至BMC和CPLD,将第三I3C连接节点的第三从端口连接至平台控制器,BMC通过I3C通信获取验证Firmware的第三监控信息。本发明还公开了一种基于I3C的设备管理装置、计算机设备和可读存储介质。
  • 动态优先级加权轮询仲裁方法和仲裁器-202310671341.0
  • 詹贵阳;刘功哲;冯华;熊民权;马华;李焱明 - 上海芯钛信息科技有限公司
  • 2023-06-07 - 2023-08-22 - G06F13/366
  • 本申请涉及一种动态优先级加权轮询仲裁方法和仲裁器。所述方法包括:接收多个源端发出的源端请求;源端请求包括:轮询仲裁申请位、固定优先级编码以及源端权重;源端的固定优先级编码在仲裁过程中可动态变化的;将具有相同固定优先级编码的源端分到同一组,根据分组结果进行第一级固定优先级仲裁,确定当前授权分组;根据当前授权分组中每个源端权重进行第二级加权轮询仲裁;在仲裁过程中如果接收的源端请求中的固定优先级编码发生变化,则编码变化后的源端继续参加下一轮仲裁;反之,则继续进行当前轮第二级加权轮询仲裁。该方法融合了固定优先级仲裁和加权轮询仲裁,能够实现源端优先级的动态变换,加强了使用的灵活性,并提高了仲裁效率。
  • 一种内存通道控制权的动态切换系统、方法、装置及介质-202211448282.2
  • 翟庆伟;王兴隆;李金锋 - 苏州浪潮智能科技有限公司
  • 2022-11-18 - 2023-04-04 - G06F13/366
  • 本发明提出的一种内存通道控制权的动态切换系统、方法、装置及介质,所述系统包括:CPU分别与CPLD、BMC、BOIS连接,数据选择器分别通过I3C总线与CPU、CPLD、BMC数据连接,CPU的控制信号输出端与数据选择器的信号输入端连接。CPU的控制信号输出端GPIO0与数据选择器的信号输入端S0连接,CPU的控制信号输出端GPIO1与数据选择器的信号输入端S1连接。本发明实现了CPU端的BIOS使用完内存的SPD信息后,可以选择性地动态切换I3C通道的控制权给其他的使用者。
  • 一种请求仲裁方法及仲裁器-202211310750.X
  • 请求不公布姓名 - 沐曦集成电路(杭州)有限公司
  • 2022-10-25 - 2023-01-17 - G06F13/366
  • 本申请涉及一种请求仲裁方法及仲裁器,属于数据处理技术领域。该请求仲裁方法包括:获取当前时刻表征各个输入通道的输入请求的第一数组,第一数组中的元素个数与输入通道的个数一致;根据第一数组和预设的表征各个输入通道优先级关系的二维数组,仲裁出当前优先级最高的输入请求,其中,二维数组中的各个输入通道优先级关系可配置,二维数组的每一行或每一列中的元素个数与第一数组中的元素个数一致,且二维数组的每一行或每一列表示指定输入通道与各个输入通道的优先级比较结果。本申请不再采用轮询的方式,而是基于输入通道优先级关系可配置的二维数组来进行仲裁,以改善现有轮询方法存在优先级确定后,轮询期间无法动态更改的缺陷。
  • 一种轮询仲裁器、轮询仲裁方法和芯片-202211130340.7
  • 尚德龙;曾庆阳 - 中国科学院微电子研究所
  • 2022-09-16 - 2022-12-16 - G06F13/366
  • 本发明公开一种轮询仲裁器、轮询仲裁方法和芯片,涉及通信技术领域,以解决现有技术中轮询仲裁器的输入数量和参与仲裁的主机数量不匹配的问题。所述轮询仲裁器和至少两个主机连接,轮询仲裁器包括和所述主机数量相同的轮询仲裁单元,主机和轮询仲裁单元一一对应连接。至少两个轮询仲裁单元用于,在接收到至少两个主机发送的请求信号后,确定至少两个请求信号的优先级。所述轮询仲裁方法应用于上述技术方案所述的轮询仲裁器。
  • 加权轮询仲裁器及其轮询仲裁方法和芯片-202210844833.0
  • 田佩佳;蔡凯;刘明 - 中科声龙科技发展(北京)有限公司
  • 2022-07-19 - 2022-12-02 - G06F13/366
  • 本发明提供一种加权轮询仲裁器及其轮询仲裁方法和芯片。其中加权轮询仲裁器包括至少二个仲裁电路,每个仲裁电路与一个请求源连接,各仲裁电路顺次连接成环状;一个优先级控制电路分别与各仲裁电路连接;一个输出电路分别与各仲裁电路和一个目标设备连接;一个权重控制电路与优先级控制电路连接;每个仲裁电路响应于优先级控制电路发出的最高优先级控制信号或前一个仲裁电路发出的使能控制信号,将请求源发出的请求通过输出电路发送至目标设备,或基于请求源无请求向后一个仲裁电路发出使能控制信号;权重控制电路预先配置有各请求源的权重值,优先级控制电路基于预先配置的权重值调整最高优先级控制信号。本发明可以使多个请求源按比例获得仲裁。
  • 一种数字采集模块的功能仲裁装置和逻辑设计方法-202210944735.4
  • 刘连胜;彭宇;孙皓;刘大同 - 哈尔滨工业大学
  • 2022-08-08 - 2022-11-15 - G06F13/366
  • 一种数据采集模块的功能仲裁装置和逻辑设计方法,涉及示波记录仪的信号仲裁领域。解决了数据采集模块的功能较为单调,大多数只有预触发、后触发等功能,缺少可以综合各种触发模式、存储时机、不同波形采集的仲裁装置的问题。所述装置包括:采集模块、状态机和数据控制模块;所述采集模块,用于采集配置信号、触发信号和数据信号,并将所述采集的信号传输至状态机;所述状态机,用于解析接收到的配置信号,并根据接收到的触发信号和数据信号进行数据的分析与仲裁,获取已完成仲裁的数据并进行数据存储;所述数据控制模块,用于与状态机进行数据交互,还用于控制状态机对已完成仲裁的数据的存储。适用于示波记录仪的信号处理领域。
  • 基板管理控制器与IIC设备的通信方法、装置、设备及介质-202210469685.9
  • 赵波 - 苏州浪潮智能科技有限公司
  • 2022-04-30 - 2022-10-14 - G06F13/366
  • 本申请公开了一种基板管理控制器与IIC设备的通信方法、装置、设备及介质,应用于基板管理控制器,涉及计算机技术领域,包括:将用于读取目标数据的数据读取请求发送至复杂可编程逻辑器件,其中,所述复杂可编程逻辑器件为预先在所述基板管理控制器与所述IIC设备之间的IIC总线上增加的串行通信组件;通过所述复杂可编程逻辑器件基于所述数据读写请求确定对应的若干数量个目标IIC设备,以便通过所述复杂可编程逻辑器件从若干数量个所述目标IIC设备中分别获取相应的目标数据;获取所述复杂可编程逻辑器件发送的所述目标数据。通过在基板管理控制器与IIC设备之间的通信中增加复杂可编程逻辑器件的方式,提高了基板管理控制器与IIC设备之间的通信效率。
  • 总线仲裁方法和装置、计算机可读存储介质及主控芯片-202210590188.4
  • 杨宇 - 上海美仁半导体有限公司
  • 2022-05-26 - 2022-08-16 - G06F13/366
  • 本发明公开了一种总线仲裁方法和装置、计算机可读存储介质及主控芯片,其中,方法包括:接收多个主机的访问请求信号;根据多个主机的访问请求信号确定多个主机同时访问同一个从机时,控制该从机中与每个主机对应的计数器开始计数;在多个计数器中的其中一个计数器连续计数的计数值超过预设阈值时,将该计数器对应的主机的访问优先级设置为最高优先级。由此,该方法根据主机连续访问从机的次数确定主机的访问优先级,实现了对访问优先级的动态调整,既避免了固定优先级的非公平性,又可以根据从机的实际受访问情况调整各个主机的优先级,能够适用于对系统实时响应要求较高的应用场景。
  • 一种256×256交换矩阵的低时延监控装置及方法-202210324160.6
  • 陈世昌;奚盎 - 江苏肯立科技股份有限公司
  • 2022-03-30 - 2022-07-05 - G06F13/366
  • 本发明公开了一种256×256交换矩阵的低时延监控装置,包括:监测端CPU、输入电平转换电路、片选使能判断电路和输出电平转换电路,输入电平转换电路的输出端与监测端CPU的监测输入端连接,输入电平转换电路的输入端与被监测端CPU上的监测输出端连接,片选使能判断电路的输入端与监测端CPU的片选输出端连接,片选使能判断电路的输出端与被监测端CPU上的片选输入端连接,输出电平转换电路的输入端与监测端CPU的控制输出端连接;片选使能判断电路分别与输入电平转换电路、输出电平转换电路连接,输出电平转换电路的输出端与被监测端CPU上的控制输入端连接。该低时延监控装置大幅度降低了交换矩阵监控时延。
  • 一种数据处理方法、装置、电子设备及存储介质-202111316048.X
  • 郭国峰;胡国;祝磊;于惠洋 - 深圳华云信息系统有限公司
  • 2021-11-08 - 2022-06-17 - G06F13/366
  • 本申请提供了一种数据处理方法、装置、电子设备及存储介质,属于数据处理技术领域。本申请通过获取数据发送记录,并基于所述数据发送记录确定目标发送轮次;在随机存取存储器存储的发送信息中,确定与所述目标发送轮次对应的配置信息,所述发送信息是预先基于通信协议确定的,其中包括至少一个发送轮次及所述发送轮次对应的配置信息;在多个寄存器中,基于所述配置信息提取至少一个目标字节;基于所述配置信息和至少一个所述目标字节,确定所述目标发送轮次对应的目标数据;发送所述目标数据,并更新所述数据发送记录。从而降低版本迭代频率和更新难度。
  • 一种基于UART的多机通信方法、系统及计算机可读存储介质-202110311789.2
  • 李洪海;孙铭梁;郭延东;贺利萍;肖文青 - 深圳市新龙鹏科技有限公司
  • 2021-03-24 - 2021-07-16 - G06F13/366
  • 本申请涉及一种基于UART的多机通信方法、系统及计算机可读存储介质,属于通讯技术的领域,多机通信方法包括设置多台主机中的任一主机为管理主机,剩余主机为目标主机;管理主机初始化通信优先级为低优先级,并对目标主机轮询以发放令牌;目标主机获得令牌后,打包数据包,将数据包附上令牌发送给管理主机;管理主机接收目标主机发送的令牌和数据包,对数据包进行解析,若无第一通信信息,则继续对目标主机发放令牌,否则备份第一轮询位置,转发第一通信信息;管理主机继续对目标主机轮询以发放令牌。与相关技术相比,本申请具有改善多主机系统硬件资源有限难于以二线制UART实现通信的问题的效果。
  • 多应用方任务的处理方法、集线器、电子设备及存储介质-202011270306.0
  • 庞娟 - 恩亿科(北京)数据科技有限公司
  • 2020-11-13 - 2021-01-22 - G06F13/366
  • 本发明公开了一种多应用方任务的处理方法、集线器、电子设备及存储介质,处理方法包括:连接步骤:将应用方与平台方进行连接;任务获取步骤:接收应用方输出的至少一任务;任务处理步骤:将任务处理为平台方可接受的通信信息后,输出至平台方,平台方根据通信信息输出处理结果;处理结果输出步骤:将处理结果返回至平台方。本发明不仅可以轻松的打通应用方与各大平台方的通道;而且应用方对接成本很小,使得对接服务可以快速实现落地,反应快,快速获得数据分析业务结果;同时应用方只通过修改参数就可以获得不同平台的数据分析结果。
  • 一种混合调度的总线仲裁器和仲裁方法-201710078803.2
  • 孙建辉;李登旺;陈泽源;万金凤;周勇;杜伟 - 山东师范大学
  • 2017-02-14 - 2019-09-24 - G06F13/366
  • 本发明公开了一种混合调度的总线仲裁器和仲裁方法,实现了固定优先级与轮转调度的多设备同时访问总线的电路实现机制,其技术方案为:具有轮转调度模块和固定优先级模块;所述轮转调度模块包括一状态寄存器和轮转调度状态机,状态寄存器存储每一设备的请求信号,轮转调度状态机根据轮转调度顺序对当前设备的请求信号进行仲裁判决;所述固定优先级模块包括一寄存堆和固定优先级状态机;寄存堆将每一设备的请求信号按照从高有效位到低有效位的顺序进行存储,固定优先级状态机根据固定优先级顺序对当前设备的请求信号进行仲裁判决。
  • 基于USB的FPGA通信控制装置及方法-201811392968.8
  • 王子冉 - 深圳开立生物医疗科技股份有限公司
  • 2018-11-21 - 2019-01-29 - G06F13/366
  • 本申请提供了一种基于USB的FPGA通信控制装置,包括轮询仲裁模块,轮询仲裁模块中包括控制器和多个缓冲存储器,控制器与多个缓冲存储器以及USB芯片中预设的发送端点和接收端点相连,用于依据多个缓冲存储器的状态以及USB芯片中的各端点的状态,调度多个缓冲存储器中的信息的上传和/或下载,实现对于FPGA与USB芯片之间的带宽的分时利用,从而提高带宽的利用率。
  • 信息处理装置及信息处理装置的控制方法-201410832036.6
  • 王晓立 - 佳能株式会社
  • 2014-12-26 - 2018-09-25 - G06F13/366
  • 本发明提供信息处理装置及信息处理装置的控制方法。所述信息处理装置包括:控制单元,其被构造成在第一启动模式或第二启动模式下启动所述信息处理装置;接收单元,其被构造成从用户接收用于在所述第一启动模式下启动所述信息处理装置的操作;通知单元,其被构造成通知所述控制单元,与由所述接收单元接收到的所述用户的操作相对应的信息;以及连接单元,其被构造成连接所述控制单元和所述接收单元而不连接所述通知单元,并且通知所述控制单元用户对所述接收单元进行了操作,其中,在所述控制单元经由所述连接单元而未被通知用户对所述接收单元进行了操作的情况下,所述控制单元在所述第二启动模式下启动所述信息处理装置,而不等待所述通知单元的启动。
  • 一种可配置的动态时间片轮转调度方法-201610147991.5
  • 宋宇鲲;焦瑞;张多利;王存 - 合肥工业大学
  • 2016-03-14 - 2018-08-28 - G06F13/366
  • 本发明公开了一种可配置的动态时间片轮转调度方法,该调度算法适用于在线跟踪系统中多个在线跟踪单元需要通过单一传输接口进行数据输出的情况。该算法通过配置相应的门限值、时间片长度以及优先级,结合对在线跟踪单元的活动态判断,采用两种查询方式对各在线跟踪单元的数据输出请求进行仲裁。本发明能够在低资源消耗、低数据溢出率以及高可扩展性的前提下实现对多路跟踪数据的合成,从而解决在线跟踪系统中的多数据缓存队列的调度问题。
  • 自学习式多主机同时读写串口下位机或总线数据的算法-201710628569.6
  • 白宏刚 - 白宏刚
  • 2017-07-28 - 2017-12-01 - G06F13/366
  • 本发明涉及一种自学习式多主机同时读写串口下位机或总线数据的算法。主要是为解决目前多个系统中的多个主机无法同时读写一个点位串口数据等问题而发明的。采用自学习算法,自动学习主机下发的轮询数据,将主机轮询数据存储进自身的轮询线程中。轮询线程对串口下位机自动轮询,将轮询得到的结果数据存储进本机内存,多台主机同时读数据时,直接返回内存中的下位机数据。检测出主机下发写数据命令时,直接发送至串口下位机,不加入轮询任务线程。算法包括自学习主机轮询数据算法;自动轮询下位机数据的轮询算法和优化算法;对自学习数据、下位机数据的存储和快速检索的算法。优点是多个串口主机、多个以太网主机同时读写一个串口下位机或总线。
  • 通过改进设备轮询方式提高通信效率的方法-200910236845.X
  • 任广磊 - 北京佳讯飞鸿电气股份有限公司
  • 2009-11-02 - 2010-04-28 - G06F13/366
  • 本发明公开了计算机技术领域中的一种通过改进设备轮询方式提高通信效率的方法。所述方法包括:为每个从设备分配一个地址,供主设备轮询时使用;主设备在一轮轮询周期内轮询所有与主设备连接的从设备,并判断是否有与主设备未连接的从设备,如果是,轮询该未连接的从设备;而后判断主设备是否收到轮询到的未连接的从设备的响应,如果是,则主设备把这个从设备标记为已连接从设备;一次轮询结束后,进行下一次轮询。本发明使已轮询的从设备占据的通信流量得到提高,降低了带宽的浪费,提供了通信效率。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top