[发明专利]具有组成按序从存储器进行读取的加载的存储器一致性模型中的乱序加载的信号量方法和系统有效
申请号: | 201380043005.6 | 申请日: | 2013-06-12 |
公开(公告)号: | CN104583936B | 公开(公告)日: | 2019-01-04 |
发明(设计)人: | M·阿布达拉 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/06 | 分类号: | G06F9/06;G06F9/312 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 黄嵩泉 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 在处理器中,一种用于使用具有在组成按序从存储器进行读取的加载的存储器一致性模型中的乱序加载的信号量的方法。该方法包括:实现能够由多个核心访问的存储器资源;实现访问掩码,该访问掩码通过跟踪高速缓存的哪些字具有待决加载来运行,其中高速缓存线包括存储器资源,其中乱序加载在访问高速缓存线的字时设置访问掩码内的掩码位,并且在该乱序加载退出时清除掩码位。该方法还包括:在执行从多个核心到高速缓存线的后续存储时检查访问掩码;以及当到高速缓存线的部分的后续存储在访问掩码中见到来自加载的在先标记时引发缺失预测,其中后续存储将通过使用跟踪符寄存器来用信号发送对应于该加载的加载队列条目。 | ||
搜索关键词: | 加载 掩码 高速缓存线 乱序 访问 存储器一致性模型 读取 存储器资源 存储器 存储 信号量 跟踪高速缓存 队列条目 信号发送 寄存器 处理器 退出 预测 检查 | ||
【主权项】:
1.一种处理器中的用于使用具有在组成按序从存储器进行读取的加载的存储器一致性模型中的乱序加载的信号量的方法,包括:实现能够由多个核心访问的存储器资源;实现访问掩码,所述访问掩码通过跟踪高速缓存线的哪些字具有待决加载来运行,其中所述访问掩码包括一组位且所述一组位中的每个位对应于所述高速缓存线中的一单独字,其中所述高速缓存线包括所述存储器资源且所述高速缓存线包括多个字,其中乱序加载在访问所述高速缓存线的字时设置所述访问掩码内的掩码位,并且在该乱序加载退出时清除所述掩码位,其中所述掩码位在所述一组位中并且对应于所述乱序加载所访问的字;在执行从所述多个核心到所述高速缓存线的后续存储时检查所述访问掩码;以及当到所述高速缓存线的部分的后续存储在所述访问掩码中见到来自加载的在先标记时引发缺失预测,其中所述后续存储将通过使用跟踪符寄存器来用信号发送对应于该加载的加载队列条目。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201380043005.6/,转载请声明来源钻瓜专利网。
- 上一篇:双组分聚氨酯粘合剂
- 下一篇:输入装置及其输入方法