专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果44个,建议您升级VIP下载更多相关专利
  • [发明专利]微处理器加速的代码优化器-CN201810449173.X有效
  • M·阿布达拉 - 英特尔公司
  • 2011-11-22 - 2022-06-07 - G06F9/30
  • 本发明涉及微处理器加速的代码优化器。一种用于加速微处理器的代码优化的方法。该方法包括使用指令提取部件来提取传入的微指令序列并且向解码部件传送所提取的宏指令用于解码成微指令。通过将微指令序列重排序成包括多个依赖代码组的优化的微指令序列来执行优化处理。向微处理器流水线输出优化的微指令序列用于执行。优化的微指令序列的副本存储到序列高速缓存中,用于在后续命中优化的微指令序列时的后续使用。
  • 微处理器加速代码优化
  • [发明专利]使用转换后备缓冲器来实现指令集不可知的运行时架构-CN201580051976.4有效
  • M·阿布达拉 - 英特尔公司
  • 2015-07-23 - 2021-04-09 - G06F9/455
  • 用于不可知的运行时架构的系统。该系统包括系统仿真/虚拟化转换器、应用代码转换器以及转换器,其中系统仿真/虚拟化转换器和应用代码转换器实现系统仿真过程。系统转换器实现用于执行来自访客镜像的代码的系统和应用转换过程,其中系统转换器或系统仿真器访问包括多个访客分支指令的多个访客指令,并且将多个访客指令组装到访客指令块中。系统转换器还将访客指令块变换为对应的本机转换块、将本机转换块存储到本机高速缓存中、以及将访客指令块到对应的本机转换块的映射存储在转换后备缓冲器中。在对访客指令的后续请求后,索引转换后备缓冲器以确定命中是否发生,其中映射指示访客指令在本机高速缓存中具有对应的被转换的本机指令,并且响应于命中转发经变换的本机指令以供执行。
  • 使用转换后备缓冲器实现指令不可知运行架构
  • [发明专利]无消歧乱序加载存储队列-CN201710464270.1有效
  • M·阿布达拉 - 英特尔公司
  • 2013-06-14 - 2020-12-15 - G06F9/38
  • 本申请涉及无消歧乱序加载存储队列。在处理器中,一种无消歧乱序加载存储队列方法。该方法包括:实现能够被多个异步核心访问的存储器资源;实现存储退出缓冲器,其中来自存储队列的存储具有按照原始程序顺序的存储退出缓冲器中的条目;在分派来自加载队列的后续加载时,在存储退出缓冲器中搜索地址匹配。该方法还包括:在其中存在多个地址匹配的情况下,通过针对第一匹配扫描存储退出缓冲器来定位正确的转发条目;以及将来自第一匹配的数据转发至后续加载。
  • 无消歧乱序加载存储队列
  • [发明专利]用于指令集不可知的运行时架构的系统-CN201580051864.9有效
  • M·阿布达拉 - 英特尔公司
  • 2015-07-23 - 2020-09-29 - G06F9/455
  • 用于不可知的运行时架构的系统。该系统包括近乎裸金属JIT转换层、被包括在转换层内的用于接收来自访客虚拟机的指令的运行时本机指令组装件、以及被包括在转换层内的用于接收来自本机代码的指令的运行时本机指令序列形成组件。该系统进一步包括被包括在转换层内的用于代码高速缓存分配和元数据创建的、并且耦合以接收来自运行时本机指令组装件和运行时本机指令序列形成组件的输入的基于动态序列块的指令映射组件,并且其中基于动态序列块的指令映射组件接收由运行时本机指令组装件和运行时本机指令序列形成组件产生的经处理的指令,并且将产生的经处理的指令分配到处理器以供执行。
  • 用于指令不可知运行架构系统
  • [发明专利]用于将微指令序列重排序为优化的微指令序列以实现指令集不可知的运行时架构的分配和发出级-CN201580051837.1有效
  • M·阿布达拉 - 英特尔公司
  • 2015-07-24 - 2020-09-25 - G06F9/38
  • 用于不可知的运行时架构的系统。该系统包括系统仿真/虚拟化转换器、应用代码转换器、以及系统转换器,其中系统仿真/虚拟化转换器和应用代码转换器实现系统仿真进程,并且其中系统转换器实现用于执行来自访客镜像的代码的系统转换进程。系统转换器进一步包括用于取出传入的微指令序列的指令取出组件、耦合到指令取出组件的用于接收被取出的宏指令序列并解码为微指令序列的解码组件、以及耦合到解码组件的用于接收微指令序列并通过将该微指令序列重排序为包括多个相关的代码组的经优化的微指令序列来执行优化处理的分配和发出级。微处理器流水线耦合到分配和发出级,用于接收和执行经优化的微指令序列。序列高速缓存耦合到分配和发出级,用于接收和存储经优化的微指令序列的副本,以用于在经优化的微指令序列上的后续的命中之后的后续的使用,以及硬件组件经耦合以用于将指令移动到传入的微指令序列中。
  • 用于指令序列排序优化实现不可知运行架构分配发出

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top