[发明专利]一种嵌入式脉冲时序电路系统有效

专利信息
申请号: 201310069622.5 申请日: 2013-03-05
公开(公告)号: CN103856192B 公开(公告)日: 2017-03-01
发明(设计)人: 邱沥毅;黄启睿;吴旻鸿 申请(专利权)人: 邱沥毅
主分类号: H03K5/19 分类号: H03K5/19
代理公司: 北京三友知识产权代理有限公司11127 代理人: 贾磊
地址: 中国台湾*** 国省代码: 台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种嵌入式脉冲时序电路系统,包括一由主储存器及从属储存器构成的主从循序储存器、一与主、从属储存器电连接路径上一节点电连接的转态检测器,以及一电连接转态检测器的警告信号产生器;其中,转态检测器将主储存器的输出延迟缓冲以形成一警告区域,并根据数据输入的转态以产生一对应脉冲宽度输出,使得当数据输入抵达警告区域时,警告信号产生器可经由脉冲宽度和时钟脉冲输入的逻辑动作产生一警告信号。因此,本发明可以预测静态制造工艺变异以及动态环境变异所造成的时序错误。
搜索关键词: 一种 嵌入式 脉冲 时序电路 系统
【主权项】:
一种嵌入式脉冲时序电路系统,其特征在于,所述嵌入式脉冲时序电路系统能预测因制造工艺与环境变异所造成的时序错误,所述嵌入式脉冲时序电路系统包括:一主从循序储存器,包含有分别接收时钟脉冲输入的一主储存器及一从属储存器,所述主储存器具有一数据输入,所述从属储存器具有一数据输出,且所述主储存器与所述从属储存器的电连接上具有一节点;一转态检测器,是电连接所述节点,接收所述主储存器的输出,通过延迟缓冲以产生具有一预定的时间间隔的一警告区域,并根据所述数据输入的转态产生一对应脉冲宽度输出;以及一警告信号产生器,是电连接所述转态检测器,于所述数据输入被所述警告区域的预定的时间间隔检测到时,所述警告信号产生器经由所述脉冲宽度和所述时钟脉冲输入的逻辑动作产生一警告信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于邱沥毅,未经邱沥毅许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310069622.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top