[发明专利]锁相环、采用该锁相环的显示器以及生成时钟的方法有效

专利信息
申请号: 201110142470.8 申请日: 2011-05-30
公开(公告)号: CN102412835A 公开(公告)日: 2012-04-11
发明(设计)人: 李龙宰 申请(专利权)人: 安纳帕斯股份有限公司
主分类号: H03L7/099 分类号: H03L7/099;H03K5/13
代理公司: 北京三友知识产权代理有限公司 11127 代理人: 李辉;吕俊刚
地址: 韩国*** 国省代码: 韩国;KR
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了锁相环、采用该锁相环的显示器以及生成时钟的方法。该显示器包括:定时控制器,其被设置为采用PLL来生成第一时钟,将第一时钟插入数据中,并发送插入了第一时钟的数据;传输线,其被设置传送插入了第一时钟的数据;数据驱动器IC,其被设置为接收插入了第一时钟的数据,从该数据中分离出第一时钟,并基于第一时钟和该数据来驱动液晶面板的数据线。该PLL包括:相位检测器,其被设置为生成与输入时钟和第一时钟之间的相位差相对应的DC误差;多个VCO;VCO选择器,其被设置为参考DC误差从多个VCO中选择频率运行范围包含第一时钟的频率的VCO,频率运行范围是指从VCO的最高谐振频率到VCO的最低谐振频率的范围;和与所选择的VCO相连的LC谐振电路,其包括多个固定电容器并且被设置为对所选择的VCO进行粗频率调谐。
搜索关键词: 锁相环 采用 显示器 以及 生成 时钟 方法
【主权项】:
一种显示器,该显示器包括:定时控制器,其被设置为采用锁相环PLL来生成第一时钟,将第一时钟插入数据中,并发送插入了第一时钟的数据;传输线,其被设置为传送插入了第一时钟的数据;数据驱动器集成电路IC,其被设置为接收插入了第一时钟的数据,从该数据中分离出第一时钟,并基于第一时钟和该数据来驱动液晶面板的数据线;其中,所述PLL包括:相位检测器,其被设置为生成与输入时钟和第一时钟之间的相位差相对应的DC误差;多个压控振荡器VCO;VCO选择器,其被设置为参考所述DC误差从所述多个VCO中选择频率运行范围包含第一时钟的频率的VCO,所述频率运行范围是从所述VCO的最高谐振频率到所述VCO的最低谐振频率的范围;和与所选择的VCO相连的电感器/电容器LC谐振电路,其包括多个固定电容器并且被设置为对所选择的VCO进行粗频率调谐。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安纳帕斯股份有限公司,未经安纳帕斯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201110142470.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top