[发明专利]半导体装置和显示装置有效
| 申请号: | 200880118024.X | 申请日: | 2008-08-26 |
| 公开(公告)号: | CN101878592A | 公开(公告)日: | 2010-11-03 |
| 发明(设计)人: | 村上祐一郎;佐佐木宁;古田成 | 申请(专利权)人: | 夏普株式会社 |
| 主分类号: | H03K17/06 | 分类号: | H03K17/06;G02F1/133;G09G3/20;G09G3/36;H03K17/00;H03K17/16;H03K17/693 |
| 代理公司: | 北京市隆安律师事务所 11323 | 代理人: | 权鲜枝 |
| 地址: | 日本*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 包括n沟道型的多个晶体管的电路(10)具备:漏极端子被施加VDD、栅极端子被输入输入信号(IN)的晶体管(T1);漏极端子被施加VDD、源极端子连接到输出端子(OUT)、栅极端子连接到晶体管(T1)的源极端子的晶体管(T2);以及设置在节点(n1)与输入时钟信号的时钟端子(CK)之间的电容(C1)。输入到时钟端子(CK)的时钟信号的频率高于从输出端子(OUT)输出的输出信号的频率。由此,提供包括相同导电型晶体管的、能够防止电位电平的降低并输出稳定的信号的半导体装置和具备该半导体装置的显示装置。 | ||
| 搜索关键词: | 半导体 装置 显示装置 | ||
【主权项】:
一种半导体装置,是包括相同导电型的多个晶体管的半导体装置,其特征在于:具备:第一晶体管,其第一端子被施加导通电压,控制端子被输入输入信号;第二晶体管,其第一端子被施加导通电压,第二端子被连接到输出端子,控制端子被连接到上述第一晶体管的第二端子;以及电容,其被设置在上述第一晶体管和上述第二晶体管之间的连接点与输入时钟信号的时钟端子之间,上述时钟信号的频率高于从上述输出端子输出的输出信号的频率。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于夏普株式会社,未经夏普株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200880118024.X/,转载请声明来源钻瓜专利网。





