[发明专利]A/D变换器有效

专利信息
申请号: 200680000359.2 申请日: 2006-04-20
公开(公告)号: CN101032079A 公开(公告)日: 2007-09-05
发明(设计)人: 中顺一;须志原公治 申请(专利权)人: 松下电器产业株式会社
主分类号: H03M1/36 分类号: H03M1/36;H03F1/32;H03G3/30
代理公司: 中科专利商标代理有限责任公司 代理人: 汪惠民
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: A/D变换器中,各个前置放大器(102)中具有前置放大器增益调整电路(109)。该前置放大器增益调整电路(109),只在前置放大器(102)的正负输出电位差超过了基准电位时,抑制前置放大器(102)的增益,限制前置放大器的正负输出电位差。因此,在A/D变换器的输入信号的频率较高的情况下,即使因制作过程偏差或温度变动、电源电压变动等导致前置放大器的增益升高,也不易发生前置放大器的输出畸变,从而抑制了A/D变换器的特性恶化。
搜索关键词: 变换器
【主权项】:
1.一种A/D变换器,包括:具有1个以上的前置放大器的前置放大器列、及具有1个以上的比较器的比较器列,其中:上述前置放大器列的前置放大器,被输入参考电压或差动参考电压、以及模拟输入信号或差动模拟输入信号,同时具有正极输出端子与负极输出端子,上述前置放大器,具有如下功能:将上述参考电压与上述模拟输入信号的电位差、或上述差动参考电压间的电位差与上述差动模拟输入信号间的电位差之间的电位差放大增益倍,并将该放大增益倍后的电位差作为差动输出从上述正极输出端子以及上述负极输出端子输出,上述各个前置放大器的上述正极输出端子与上述负极输出端子,与上述比较器的比较器相连接,上述比较器,具有如下功能:对上述前置放大器的输出与比较参考电压进行比较,或对相邻的两个以上的上述前置放大器的上述正极输出端子与上述负极输出端子的输出电压进行插补,并对插补后的电压彼此进行比较,上述前置放大器,分别具有前置放大器增益调整电路,上述前置放大器增益调整电路,在自己的前置放大器的上述正极输出端子与上述负极输出端子的电位差即前置放大器正负输出电位差,超过基准电位时,减小自己的前置放大器的上述增益。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于松下电器产业株式会社,未经松下电器产业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200680000359.2/,转载请声明来源钻瓜专利网。

同类专利
  • 数字化可变高度模拟方法、系统及介质-201911142445.2
  • 闻海达;纪晨华;李华;朱雪帅;黄丽芳 - 上海微波技术研究所(中国电子科技集团公司第五十研究所)
  • 2019-11-20 - 2023-09-19 - H03M1/36
  • 本发明提供了一种数字化可变高度模拟方法、系统及介质,包括:步骤1:将高度表的发射信号经A/D采样后存储在存储单元中,存储设定时间后再通过D/A转换还原成原来的射频信号送还给高度表;存储单元中的数据存储量就和模拟的高度成线性关系,数据存储量越多,则模拟的高度越高。步骤2:根据A/D采样时钟信息、D/A转换的时钟信息,判断A/D采样的时钟和D/A转换的时钟是否相同,获取时钟相同信息或者时钟不同信息;步骤3:根据时钟相同信息(A/D获得的数据和D/A消耗的数据相同),获取固定高度信号模拟信息;本发明脱离了原高度模拟器采用的物理模拟方式,利用数字采样的方式实现高度信号的模拟。
  • 模数转换器-202310407788.7
  • 范明浩;韩书光 - 北京士模微电子有限责任公司
  • 2023-04-17 - 2023-07-14 - H03M1/36
  • 本公开涉及一种模数转换器,所述模数转换器包括:逻辑控制电路、至少一个第一转换电路以及至少一个第二转换电路;逻辑控制电路用于根据初始信号或每个第一转换电路输出的第一模拟信号,生成并输出第一控制信号至每个所述第一转换电路;每个第一转换电路用于根据待转换模拟信号生成并输出第一模拟信号至所述逻辑控制电路;逻辑控制电路用于根据初始信号或每个所述第二转换电路输出的第二模拟信号,生成并输出第二控制信号至每个所述第二转换电路;每个所述第二转换电路用于根据所述待转换模拟信号生成并输出第二模拟信号至所述逻辑控制电路。本公开提供的模数转换器能够实现在保证模数转换器的转换速率的同时,提升了其耐压能力的目的。
  • 时间交织的动态元件匹配模数转换器-202180062786.8
  • S·D·基;S·莫塔 - 艾迪凯有限责任公司贸易用名因迪半导体
  • 2021-07-28 - 2023-05-02 - H03M1/36
  • 在许多应用中使用具有高采样率和频谱域中的较大无虚假动态范围(SFDR)的模数转换器(ADC),包括但不限于范围检测器、计量学、频谱和/或连贯的医学成像。描述了用于将低采样率子ADC的集合时间交织成其SFDR比现有方法更大的更高采样率ADC的电路技术。在一个实施例中,电路技术添加了少量的附加单元或子ADC。架构的这种改变使得动态选择过程能够对子ADC的集合进行时间交织以使得构件子ADC的不匹配相关的非理想性在频域中散布为噪声样频谱形状,以防止生成会有害地影响SFDR的虚假色调。
  • 一种连续时间ADC比较器的失调校正电路及模数转换器-202110527973.0
  • 施建成;阳江平 - 成都振芯科技股份有限公司
  • 2021-05-14 - 2023-02-28 - H03M1/36
  • 本发明提供一种连续时间ADC比较器的失调校正电路及模数转换器,包括偏置电压产生电路、偏置电流产生电路、校正电流产生电路和控制器;控制器与ADC比较器的输出端连接,用于获取ADC比较器的输出;偏置电流产生电路用于在控制器的控制下产生一对可调差分电压;偏置电流产生电路与偏置电压产生电路连接,用于在可调差分电压的控制下产生偏置电流;校正电流产生电路与偏置电流产生电路连接,用于在控制器的控制下以偏置电流为基准电流生成对应的校正电流,并输入ADC比较器中预放大器的输入端作为补偿电流。通过上述方式,降低了温度对比较器失调电压的影响,同时提高了ADC在各个温度下线性度的一致性。
  • 一种模数转换电路、芯片、控制方法和电子设备-202210759853.8
  • 刘维辉;欧阳振华;陈敏 - 芯海科技(深圳)股份有限公司
  • 2022-06-30 - 2022-09-09 - H03M1/36
  • 本申请提供一种模数转换电路、芯片、控制方法和电子设备,属于信号处理技术领域。其中,该模数转换电路,包括:Flash模数转换模块,被配置为对模拟输入信号进行采样并生成第一组码值;多个SAR模数转换模块,被配置为交替地与Flash模数转换模块一同对模拟输入信号进行采样;其中,每个SAR模数转换模块,被配置为在自身采样完成后,基于第一组码值生成第二组码值,以输出与模拟输入信号对应的数字输出信号;数字输出信号包括第一组码值和第二组码值。该芯片包括该模数转换电路。本申请的方案,可改善模数转换电路的性能。
  • 模数转换电路、芯片、模数转换方法和电子设备-202210752692.X
  • 刘维辉;陈敏 - 芯海科技(深圳)股份有限公司
  • 2022-06-29 - 2022-09-06 - H03M1/36
  • 本申请实施例提供一种模数转换电路、芯片、模数转换方法和电子设备,该模数转换电路,包括:全并行模数转换模块,包括:K位电阻串;N位逐次逼近模数转换模块,包括:M位电容数模转换阵列,用于对模拟输入信号进行N位模数转换并得到N位数字信号,N位数字信号包括高K位数字信号和低M位数字信号,其中,N=K+M,且K、M和N为正整数;其中:全并行模数转换模块,被配置为对模拟输入信号进行采样并转换,得到高K位数字信号;N位逐次逼近模数转换模块,被配置为通过K位电阻串和M位电容数模转换阵列得到低M位数字信号,且低M位数字信号为根据高K位数字信号在N位模数转换中得到。通过本申请实施例,可降低模数转换电路的面积或功耗。
  • 阈值可调比较器、阈值调节方法及并行模数转换器-202210326415.2
  • 齐敏;白春风;孙树全;张骥;乔东海 - 永年半导体(无锡)有限公司
  • 2022-03-30 - 2022-06-21 - H03M1/36
  • 本发明公开了一种阈值可调比较器、阈值调节方法及并行模数转换器,其可实现比较器的阈值调节,可避免回踢噪声对下一次信号转换产生影响,可提高转换精度、降低功耗,阈值可调比较器包括差分对管、交叉结构的锁存单元、第一开关、第二开关、逻辑与非门电路,差分对管的栅极分别为比较器的同相输入端、反相输入端,同相输入端的电压为输入电压Vin,反相输入端的电压为参考电压Vip,第一开关、第二开关的控制端输入时钟信号CLK,差分对管的宽长比为N:N~N:1,比较器的阈值调节方法中比较器的翻转电压阈值由N位二级制数控制,并行模数转换器包括上述阈值可调比较器。
  • 一种快闪型模数转换器、混合型模数转换器及电路-202210268952.6
  • 杜翎;潘波 - 成都铭科思微电子技术有限责任公司
  • 2022-03-18 - 2022-06-03 - H03M1/36
  • 本发明公开了一种快闪型模数转换器、混合型模数转换器及电路,所述快闪型模数转换器包括电阻串、比较器电路、采样保持电路、快闪数字逻辑,还包括两个编码器、反相器电路、异或门电路及或非门电路,所述比较器电路分别与两个编码器的输入侧相连接,其中一个编码器的输出通过反相器电路与另一个编码器的输出同时作为异或门电路的输入,异或门电路的输出通过或非门电路输出作为快闪型模数转换器的输出,所述混合型模数转换器由快闪型模数转换器作为量化过程的第一级;不采用固定延迟时间的方法,并且能够准确判断快闪型模数转换器的量化过程是否结束。
  • 基于双极型场效应晶体管的阈值反相器及其量化方法-202111370677.0
  • 任天令;鄢诏译;田禾;杨轶 - 清华大学
  • 2021-11-18 - 2022-03-22 - H03M1/36
  • 本申请提出一种基于双极型场效应晶体管的阈值反相器及其量化方法,其中,阈值反相器包括:由双极型场效应晶体管构成的第一匀质反相器至第N匀质反相器,其中,第一匀质反相器至第N匀质反相器的第一端均连接输入电压,第N‑1匀质反相器的第二端连接第N匀质反相器的第三端,并输出第N‑1匀质反相器的输出电压,第N匀质反相器的第二端连接第一供电电压,第一匀质反相器的第三端连接第二供电电压。本申请负责实现器件阈值电压匹配的设计参数完全由双极型场效应晶体管的沟长参数承担,不再需要涉及不同掺杂类型晶体管之间的匹配,设计简单,可以应用到诸如闪烁型模数转换器(Flash ADC)等场合。
  • 用于进行多次模数转换的方法-201980098576.7
  • 樱木孝正 - 华为技术有限公司
  • 2019-07-18 - 2022-03-01 - H03M1/36
  • 提供了一种通过模数转换器(analog‑to‑digital convertor,ADC)进行多次模数转换的方法,包括:接收第一斜坡参考信号和第二斜坡参考信号,所述第一斜坡参考信号的电平在所述第一斜坡参考信号的每个周期内从初始电平沿斜率变化,所述第二斜坡参考信号的电平以与所述第一斜坡参考信号的所述电平相距给定偏移跟随所述第一斜坡参考信号;将所述第二斜坡参考信号与输入模拟信号进行比较;当所述第二斜坡参考信号到达所述模拟输入信号时,对所述第一斜坡参考信号的电平进行采样,在所述采样之后,将所述第二斜坡参考信号的电平重置为从所述第一斜坡参考信号采样的电平;根据所述比较结果生成数字信号,其中,所述比较、所述采样和所述重置在所述第一斜坡参考信号的所述每个周期内进行多次,并且所述重置之后的所述比较是使用所述重置的第二斜坡参考信号进行的。
  • 具有抖动功能的阈值电压产生电路、FlashADC及流水线ADC-202010130663.0
  • 李福乐;丁洋 - 清华大学
  • 2020-02-28 - 2021-08-24 - H03M1/36
  • 一种阈值电压产生电路,用以产生具有抖动功能的阈值电压,包括两个电流源、两个电流沉、两个电阻串和一个电流型DAC,其中,每个电阻串均包括(2N+1‑2)个电阻,每个电阻串中的电阻依次串联,串联后的电阻的两端分别连接相应的电流源及电流沉,所述电流型DAC用以接收一数字抖动信号,并将所述数字抖动信号转换为两个反向的电流信号,两个反向的电流信号分别输出至第一节点及第二节点,所述第一节点与所述第二节点之间还串联有第一电阻和第二电阻,所述第一电阻与所述第二电阻之间接入一共模电压。所述阈值电压产生电路采用电流偏置,因此不受布线寄生影响,且电路有所简化,功耗和面积均有节省。
  • 模拟数字转换器-201880096431.9
  • 林秀树 - 三垦电气株式会社
  • 2018-09-25 - 2021-03-30 - H03M1/36
  • 提供模拟数字转换器,能够满足较高的解析度的AD转换和针对多个模拟信号的较低的解析度的AD转换双方的需求。具有:单位电路(101)、(102),它们利用连接在VCC与GND之间的串联电阻电路(11)生成具有相等的电位间隔的多个参考电压,并且与所输入的模拟信号分别进行比较,由此转换为数字值;以及加法器(20),其将由单位电路(101)、(102)分别进行转换而得到的数字值相加,并具有:连结开关(第1开关SW、第2开关SW2和第4开关SW4),它们将单位电路(101)、(102)的串联电阻电路(11)连结而连接在VCC与GND之间;以及共用开关(第3开关SW3),其用于在单位电路(101)、(102)中共用所输入的模拟信号。
  • 用于将输入电流与电流阈值的集合比较的装置和方法-201980053790.0
  • M·麦高恩;I·米雷亚 - 高通股份有限公司
  • 2019-07-22 - 2021-03-26 - H03M1/36
  • 一种电流比较器,包括:第一比较器,被配置为基于第一电流与至少第二电流的比较生成第一输出信号;第二比较器,被配置为基于第一电流与至少第三电流的比较生成第二输出信号;以及电路,被配置为:当阻挡第一电流被施加到第二比较器时,将第一电流引导至第一比较器以执行第一电流与至少第二电流的比较;或者当阻挡第一电流被施加到第一比较器时,将第一电流引导至第二比较器以执行第一电流与至少第三电流的比较。
  • 半导体装置-201610169637.2
  • 菊田博之 - 拉碧斯半导体株式会社
  • 2016-03-23 - 2021-03-19 - H03M1/36
  • 本发明提供一种能够使在多个电阻元件被串联连接的串联电阻部的一端流动的电流与在另一端流动的电流有效地相等的半导体装置。半导体装置(10)包括:电阻部(30),其包括与外周接触地配置的第一端子(34A)和第二端子(34B)以及多个电阻元件被串联连接而成的串联电阻部,其中,串联电阻部的一端与第一端子(34A)连接,所述串联电阻部的另一端与第二端子(34B)连接;以及电流调整部,其具备对串联电阻部供给电流的电流源,该电流调整部与电阻部邻接地配置,并且被配置于第一端子(34A)和电流调整部沿着电阻部(30)的外周的距离与第二端子(34B)和电流调整部沿着电阻部(30)的外周的距离相等的位置上。
  • 一种高精度传感器数据采集模块-202021949185.8
  • 邬裕庆;李胜军;张发金 - 壕门电子科技(厦门)有限公司
  • 2020-09-09 - 2021-03-09 - H03M1/36
  • 本实用新型提供一种高精度传感器数据采集模块,包括若干数据采集模块;一个所述数据采集模块通过信号线与一个传感器连接;若干所述传感器置于温箱内;若干所述数据采集模块通过控制总线与控制模块连接。本实用新型提供的高精度传感器数据采集模块,通过若干置于温箱内传感器与若干数据采集模块一对一连接、若干数据采集模块与同一个控制模块连接的结构;解决了现有的传感器数据采集精度低的问题;达到了传感器数据采集模块能高精度采集数据的目的。
  • 模拟数字转换器与数据转换方法-201610141932.7
  • 汪鼎豪;蔡仁威 - 创意电子股份有限公司;台湾积体电路制造股份有限公司
  • 2016-03-14 - 2020-11-13 - H03M1/36
  • 本发明揭露一种模拟数字转换器与数据转换方法。模拟数字转换器包含多个比较器模块以及编码器模块。多个比较器模块中每一者用以根据第一时脉信号比较参考电压与输入信号,以产生第一比较信号与第二比较信号,并根据第二时脉信号、第一比较信号以及第二比较信号产生侦测信号,其中第一时脉信号与第二时脉信号之间具有一延迟期间。编码器模块用以根据多个比较器模块产生的多个第一比较信号产生数字数据中的第一位,并根据多个比较器模块产生的多个侦测信号以及第一位产生数字数据中的第二位。本发明所提供的模拟数字转换器与其数据转换方法可透过比较器模块的操作产生额外的位。
  • 二次量化的混合ADC-201610116762.7
  • 包应江 - 武汉众为信息技术有限公司
  • 2016-03-01 - 2019-06-21 - H03M1/36
  • 本发明公开了一种二次量化的混合ADC,包括全并行Flash结构1,用于转换高位码,通过电阻形式的比较避免大电容的产生;余量放大器2,用于将高位转换后的余量按一定倍数进行放大,减小环境噪声对余量的影响,并传输给下一级;左端SAR电容阵列3,用于转换低位码中的较高位,其中包含充电速度较慢的大电容;右端SAR电容阵列4,用来转换低位码中的较低位,其中包含充电速度较快的小电容;SAR逻辑电路5,用于进行SAR逻辑比较,并控制电容阵列中基准电压的变化;控制逻辑电路6,用于控制整个电路中的信号传输及各模块工作状态。
  • 一种自适应量化的模拟数字转换装置-201310585982.0
  • 朱佳辉;杨少军 - 山东共达电声股份有限公司
  • 2013-11-19 - 2019-01-29 - H03M1/36
  • 本发明公开一种自适应量化的模拟数字转换装置,比较单元将模拟输入信号与反馈参考信号比较,将比较结果输出至M个移位寄存器和除法累加单元;移位寄存器将比较单元的输出结果按时钟顺序存储,输出M位并行数据至自适应量化运算单元;自适应量化运算单元根据M个移位寄存器输出的M位并行数据确定初始量化值,将初始量化值输出至除法累加单元;除法累加单元在比较单元的第1次至第M次比较工作过程中,对初始量化值进行除2操作,将累加或递减操作得到的结果输出至数字模拟转换单元的输入端以及模拟数字转换装置的输出端;数字模拟转换单元对除法累加单元的输出结果进行数字模拟转换并输出至比较单元的负向输入端。
  • 模数转换电路和列并行模数转换器-201710464646.9
  • 魏树平;裴学用;郭先清 - 比亚迪股份有限公司
  • 2017-06-19 - 2019-01-04 - H03M1/36
  • 本公开涉及一种模数转换电路和列并行模数转换器,该模数转换电路包括比较器,比较器包括第一输入端、第二输入端和输出端,分别与该比较器的第一输入端连接的第一斜坡信号发生器和第二斜坡信号发生器,以及与该比较器的输出端连接的处理器,第一斜坡信号发生器包括多个信号触点,不同信号触点对应不同的斜坡基准信号,第二斜坡信号发生器用于生成斜坡信号。
  • 一种异步时钟并串转换半周期输出电路-201410485272.5
  • 吕坚;阙隆成;刘慧芳;张壤匀;周云 - 电子科技大学
  • 2014-09-22 - 2018-04-27 - H03M1/36
  • 本发明实施例公开了一种异步时钟并串转换半周期输出电路,包括同步分频时钟产生电路10、数据同步电路20、控制信号产生电路40和并串转换输出电路30。数据同步电路20实现输入数据与高频时钟信号的同步,并且并串转换输出电路30实现将输入数据从并行转换为串行输出。本发明的实施例的电路中,能够同时实现异步时钟同步和并串转换,并且电路结构简单。
  • 一种闪速型模数转换器-201611177727.2
  • 王本艳;易敬军;陈邦明 - 上海新储集成电路有限公司
  • 2016-12-19 - 2017-04-26 - H03M1/36
  • 本发明涉及模数转换技术,尤其涉及一种闪速型模数转换器,包括多个比较器、编码器、处理器、存储器和控制器,多个比较器每个比较器的第一输入端接收一输入模拟量,第二输入端接收一参考电压,编码器分别与每个比较器的输出端连接,用于接收比较信号,并根据由所有所述比较信号组合形成的一综合比较信号输出一编码信号,处理器与编码器连接,用于持续接收并分析编码信号,并持续输出分析结果,处理器持续更新存储器中存储的分析结果,以实现处理器对分析结果的自学习更新过程,控制器分别与存储器和每个比较器连接,从存储器中读取分析结果以调节至少一个比较器的运行,能够降低闪速型模数转换器的功耗;控制器也可以控制参考电压的幅值和电阻链中电阻的电阻值,从而大大提高闪速型模数转换器的分辨率。
  • 一种基于时域比较器的宽输入摆幅FlashADC电路-201410116300.6
  • 宫礼星;盖伟新 - 北京大学
  • 2014-03-24 - 2017-02-22 - H03M1/36
  • 本发明涉及一种Flash ADC(闪速型模拟数字转换器)电路,尤其涉及一种基于时域比较器的宽输入摆幅Flash ADC电路。具体是将传统Flash ADC中的电压比较器电路用新型的时域比较器电路代替,降低整个Flash ADC电路所消耗的功耗;同时采用N型和P型两种时域比较器,并为传统的时域比较器增加了单位增益电平调整电路,这些技术保证较大的输入摆幅。本发明涉及的基于时域比较器的Flash ADC电路具有0.4V‑1.4V的输入摆幅、500Mhz的转换速率、5位的量化精度、2.9mW的功耗和较小的面积成本。本发明解决了现有ADC难以同时满足宽输入摆幅、高速、低功耗、小成本和中低精度的难题。此外,本发明的新型FlashADC还可以作为流水线型ADC、分步式ADC等其他类型ADC的子模块,具有很高的实用价值。
  • 用于列并行两步式模数转换器的共享型有源斜坡转换电路-201410753991.0
  • 程旭;李立;郭东东;曾晓洋 - 复旦大学
  • 2015-08-02 - 2015-07-29 - H03M1/36
  • 本发明属于列并行架构模数转换器技术领域,具体为一个用于列并行架构两步式模数转换器的共享型有源斜坡转换电路。本发明的共享型有源斜坡转换电路包括有源开关电容模块和无源开关电容模块两部分。有源开关电容模块由一个运算放大器、一个的采样电容、一个寄生平衡电容和六个开关组成,其工作状态与待测信号无关;无源开关电容模块由一个采样电容、一个寄生平衡电容和一个开关组成,其工作状态决定于待测信号。当共享型有源斜坡转换电路应用于列并行架构时,一个有源开关电容模块被列并行的无源开关电容模块所共享。本发明能够有效减小列并行架构两步式模数转换器的功耗和面积。
  • 一种基于压控振荡器的比较器的全并行模数转换器-201310539085.6
  • 吴小刚 - 吴小刚
  • 2013-11-05 - 2014-01-22 - H03M1/36
  • 本发明涉及一种基于压控振荡器的比较器的全并行模数转换器,其包括采样电路、电阻分压电路、基于压控振荡器的比较器、D触发器以及优先编码器,其中,输入电压信号输入到该采样电路中,而后由该采样电路将该输入电压信号传输到各个该基于压控振荡器的比较器的输入正端,参考电压信号经过该电阻分压电路的电阻分压后的参考电压分别接到相应的该基于压控振荡器的比较器的输入负端,各个该基于压控振荡器的比较器的输出连接到该D触发器的数据输入端,各个该D触发器的输出端再连接到该优先编码器中进行编码后输出。
  • 一种提高列并行单斜率ADC转换速率的系统及方法-201310294519.0
  • 余宁梅;吕楠;张鹤玖 - 西安理工大学
  • 2013-07-12 - 2013-12-04 - H03M1/36
  • 本发明公开的一种提高列并行单斜率ADC转换速率的系统及方法,在确保了单斜率ADC结构简单,高信噪比的前提下,利用粗细量化的核心思想,将TDC合理的利用到传统的单斜率ADC中,通过高低位分别量化的方式,极大的提高了单斜率ADC的转换速率。同时本发明结构简单,可移植性强,整个TDC作为一个模块对已有的基于单斜率ADC的平面阵列模数转换电路进行添加,就可以提高原有单斜率ADC的精度。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top