|
钻瓜专利网为您找到相关结果 438个,建议您 升级VIP下载更多相关专利
- [发明专利]半导体装置和电子设备-CN201910212077.8有效
-
小川绚也
-
拉碧斯半导体株式会社
-
2019-03-20
-
2023-10-27
-
G11C29/50
- 本发明涉及半导体装置和电子设备。目的在于提供包含测试电路的半导体装置和电子设备,所述测试电路能够确认为了抑制由调节器生成的电压的变动而外接的部件是否被正确地连接。本发明包含:调节器,生成第一电压并将其向第一线施加;外部端子,连接于第一线,用于外接部件;以及测试电路,对该部件的连接状态进行测试,测试电路具有:测试放电执行部,构成为在接收到测试开始信号的情况下使调节器的工作停止并且将第一线连接于规定电位,由此,能够使上述部件放电;以及放电持续期间测量部,测量从接收测试开始信号起到第一线的电压比规定的第二电压低为止所花费的时间来作为上述部件的放电持续期间,输出测试结果信号,所述测试结果信号包含表示该放电持续期间的信息。
- 半导体装置电子设备
- [发明专利]源极驱动器和显示装置-CN202011437748.X有效
-
谷口直树;土弘;大野崇
-
拉碧斯半导体株式会社
-
2020-12-11
-
2023-10-27
-
G09G3/36
- 本发明涉及源极驱动器和显示装置。提供了能抑制发生亮度不均的源极驱动器。具有从视频数据信号按规定周期依次导入像素数据片组并从m个输出端依次输出所导入的m个像素数据片的数据锁存器部、依次导入从数据锁存器部输出的像素数据片并将其变换为灰度电压的灰度电压变换部、将灰度电压放大并输出到源极线的输出部、以及控制数据锁存器部的像素数据片的输出定时的定时控制部。n个像素数据片组中的每一个是将沿着n个栅极线中的每一个的像素列作为供给对象的灰度电压信号所对应的像素数据片组。定时控制部以使得由数据锁存器部的像素数据片组的导入与像素数据片的输出的定时差随着从源极驱动器至像素列的源极线的长度变长而变小的方式进行控制。
- 驱动器显示装置
- [发明专利]显示驱动器以及显示装置-CN202011397939.8有效
-
椎林兼一;大谷圭吾
-
拉碧斯半导体株式会社
-
2020-12-04
-
2023-10-10
-
G09G3/36
- 本发明的目的在于提供一种显示驱动器以及显示装置,可显示抑制了色差的高品质的图像。本发明含有:总线配线,包含多个配线;灰阶电压生成电路,生成以M灰阶来表示亮度电平的M个灰阶电压,并将M个灰阶电压分别施加于属于总线配线的M个配线上的中间部;多个解码器,沿着M个配线而并排配置,分别经由M个配线而接收M个灰阶电压,根据像素数据片从M个灰阶电压中选择一个并输出;多个输出放大器,将从多个解码器输出的电压分别个别地放大,生成为多个像素驱动电压;以及第一灰阶间短路电路及第二灰阶间短路电路,根据导入像素数据片的加载信号,使M个配线各自的一端彼此短路并且使M个配线各自的另一端彼此短路。
- 显示驱动器以及显示装置
- [发明专利]显示装置、数据驱动器以及显示控制器-CN202010724513.2有效
-
土弘;大谷圭吾
-
拉碧斯半导体株式会社
-
2020-07-24
-
2023-09-26
-
G09G3/36
- 本发明提供一种显示装置、数据驱动器及显示控制器。数据驱动器接收图像信号,并基于图像信号,相对于规定的基准电压而生成正极性的灰度数据信号及负极性的灰度数据信号,对将多条数据线一分为二的第一及第二数据线群中的其中之一输出正极性的灰度数据信号,并且对另一个输出负极性的灰度数据信号。数据驱动器生成第一信号来作为正极性的灰度数据信号,第一信号以规定周期来表示分别具有与基于图像信号的各像素的亮度等级对应的正极性的电压值的数据脉冲,且数据驱动器生成第二信号来作为负极性的灰度数据信号,第二信号在每个规定周期以与正极性的灰度数据信号不同的相位来表示分别具有与各像素的亮度等级对应的负极性的电压值的数据脉冲。
- 显示装置数据驱动器以及显示控制器
- [发明专利]半导体存储器以及半导体存储器的制造方法-CN201710859188.9有效
-
村田伸一
-
拉碧斯半导体株式会社
-
2017-09-21
-
2023-08-29
-
H10B41/00
- 本发明提供不容易产生浓度比较高的p型区域与n型区域重叠的区域的半导体存储器及其制造方法。存储单元(10)具有第一电容器(20)、第二电容器(30)以及晶体管(40)。第一电容器(20)具有设置在n阱(21)的表面的第一导电层(27)、设置在n阱(21)的表层部的n型扩散层(22a、22b)以及在n阱(21)的表层部与第一导电层(27)邻接且与n型扩散层(22a、22b)分离地设置的p型扩散层(24)。第二电容器(30)具有设置在n阱(31)的表面的第二导电层(37)、设置在n阱(31)的表层部的n型扩散层(32a、32b)以及在n阱(31)的表层部与第二导电层(37)邻接且与n型扩散层(32a、32b)分离地设置的p型扩散层(34)。
- 半导体存储器以及制造方法
- [发明专利]电平电压生成电路、数据驱动器及显示装置-CN202310655112.X在审
-
土弘;西水学
-
拉碧斯半导体株式会社
-
2020-09-14
-
2023-08-25
-
G09G3/36
- 一种电平电压生成电路、数据驱动器及显示装置,对数据驱动器IC间输出电压抑制偏差,进行无不均显示。电平电压生成电路基于不同的N个输入电压,生成M个电平电压,其中N≧2且M>N的整数。电平电压生成电路包括:N个差动放大器,分别接收N个输入电压,分别具有输出端,用以将各N个输入电压放大并输出;及梯形电阻,具有分别连接于N个差动放大器的输出端的N个电压供给点、及输出M个电平电压的M个电压输出点。述梯形电阻具有:第一配线,经由N个电压供给点中的一个电压供给点,连接到N个差动放大器的一个差动放大器的输出端,及第二配线,连接于M个电压输出点的一个以及N个差动放大器的一个差动放大器的输入对的其中一个之间。
- 电平电压生成电路数据驱动器显示装置
- [发明专利]半导体存储装置以及半导体存储装置的读出方法-CN201810349891.X有效
-
佐野圣志
-
拉碧斯半导体株式会社
-
2018-04-18
-
2023-08-11
-
G11C11/22
- 本发明提供一种抑制电路规模和消耗电流的增大,且读出电压的余量更大的半导体存储装置以及半导体存储装置的读出方法。包含:第一位线(GBL);第二位线(BL),经由第一开关(26)与第一位线(GBL)连接;电荷传输部,上述电荷传输部包含与第二位线(BL)连接并且保持来自储存有数据的存储部(70)的读出电压的第一保持部(74)和与第一位线(GBL)连接并且保持由于与第一保持部(74)之间的电荷传输而产生的电压的第二保持部(78),并经由第一位线(GBL)在第一保持部(74)和第二保持部(78)之间传输电荷;以及比较部(40),对第二保持部(78)所保持的电压和基准电压(Vref)进行比较。
- 半导体存储装置以及读出方法
|