[实用新型]存储装置无效

专利信息
申请号: 200620053531.8 申请日: 2006-01-07
公开(公告)号: CN2874717Y 公开(公告)日: 2007-02-28
发明(设计)人: 陈笠 申请(专利权)人: 陈笠
主分类号: G11C5/04 分类号: G11C5/04
代理公司: 暂无信息 代理人: 暂无信息
地址: 519015广*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种存储装置,至少包括有壳体、存储芯片、控制芯片,其特征在于,所述存储芯片为一独立部件,还设有将所述存储装置固定于外部设备的固定装置,所述存储芯片是存储卡,存储装置还包括有安装存储卡的卡座、USB插头及电路板,壳体外还设有与卡座插口对应的用于取出、插入存储卡的开口。该存储卡即可随时从开口中取出、插入,更换存储装置的存储芯片,十分方便,而且盖还对存储装置起防尘、防溅水、防刮碰的保护作用,使其性能更稳定,寿命更长、更耐用。存储装置通过所设固定带固定在外部设备上,携带方便,也不易丢失,随时可与如电脑连接,进行数据传输,而且存储装置按照人体手臂特点设计成弯曲,呈圆弧形状,佩戴更舒适。
搜索关键词: 存储 装置
【主权项】:
1.一种存储装置,至少包括有壳体、存储芯片、控制芯片,其特征在于,所述存储芯片为一独立部件,还设有将所述存储装置固定于外部设备的固定装置。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于陈笠,未经陈笠许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200620053531.8/,转载请声明来源钻瓜专利网。

同类专利
  • 具有本地分别同步的内存模块-201910718977.X
  • 李铉;雅耶斯·R·巴克塔 - 奈特力斯股份有限公司
  • 2014-07-28 - 2023-09-22 - G11C5/04
  • 一种在具有内存控制器的内存系统中运行的内存模块。该内存模块包括用于接收从内存控制器来的命令信号和输出模块C/A信号和数据缓存控制信号。向组织成组的内存设备提供模块C/A信号,每组包括至少一个内存设备,然而向多个缓存电路提供数据缓存控制信号以控制缓存电路中的数据,每个缓存电路对应一个相应组的内存设备。多个缓存电路分布于该内存模块的一个表面,从而每个数据缓存控制信号在不同时间点达到多个缓存电路。该多个缓存电路包括时钟重新生成电路来重新生成模块控制设备收到的时钟信号和提供重新生成的时钟信号给相应组的内存设备。
  • 包含具有不同材料的支撑结构和接触结构的存储器装置-202310238227.9
  • 罗双强;J·霍普金斯 - 美光科技公司
  • 2023-03-13 - 2023-09-15 - G11C5/04
  • 本申请涉及包含具有不同材料的支撑结构和接触结构的存储器装置。设备中的一个包含:彼此上下定位的层次,所述层次包含相应存储器单元和用于所述存储器单元的控制栅极;第一柱,其延伸穿过所述层次且与所述控制栅极分离,所述第一柱包含第一电介质衬垫部分和邻近所述第一电介质衬垫部分的第一芯部分,所述第一电介质衬垫部分和所述第一芯部分沿所述第一柱的长度延伸;以及第二柱,其延伸穿过所述层次且与所述控制栅极分离,所述第二柱包含第二电介质衬垫部分和邻近所述第二电介质衬垫部分的第二芯部分,所述第二电介质衬垫部分和所述第二芯部分沿所述第二柱的长度延伸,其中所述第一芯部分和所述第二芯部分具有不同材料。
  • 每CPU插座具有附加存储器模块插槽的扩展平台-201780053620.3
  • B·奎尔巴赫;P·D·沃格特 - 英特尔公司
  • 2017-09-28 - 2023-08-15 - G11C5/04
  • 描述了包括被配置为接纳CPU和存储器模块的印刷电路板的电子装置和方法。一种设备包括印刷电路板,所述印刷电路板包括安置于第一组和第二组双列直插式存储器模块(DIMM)之间的第一CPU。所述印刷电路板还包括第二行元件,所述第二行元件包括安置于第三组和第四组DIMM之间的第二CPU。所述设备还包括具有第五组DIMM的第三行元件,其中,所述第二行元件安置于所述第一行元件和所述第三行元件之间。还描述了其他实施例并要求对其予以保护。
  • 串扰消除传送桥-201780074300.6
  • J.A.麦卡尔;Z.张;Q.李;X.李;J.R.德鲁 - 英特尔公司
  • 2017-11-29 - 2023-08-11 - G11C5/04
  • 装置包含可用在存储器连接器中的连接卡。连接卡可以包含:衬底,包含第一衬底区域和第二衬底区域;多个邻近信号路径,从第一衬底区域延伸到第二衬底区域;以及电容器,定位于每个邻近信号路径之间。描述了其它实施例并要求权利。
  • 具有用于嵌入组件的空间的电路板-202180063495.0
  • Q·阮;C·格兰西;S·U·阿里芬;K·辛哈 - 美光科技公司
  • 2021-09-10 - 2023-05-23 - G11C5/04
  • 本文描述的各种实施例提供一种具有用于嵌入组件的一或多个空间的印刷电路板,其能够用于实施存储器子系统。所述印刷电路板包括外层,所述外层包括第一外表面及一组嵌入空间,每一嵌入空间具有比所述第一外表面更靠近所述印刷电路板的中心定位的第二外表面。例如一组存储器装置及存储器子系统控制器的一组组件在所述一组嵌入空间处安置在所述印刷电路板上。
  • 多路复用存储器装置接口及方法-202180052011.2
  • A·U·利马耶;T·M·霍利斯 - 美光科技公司
  • 2021-07-13 - 2023-05-19 - G11C5/04
  • 公开设备及方法,其包含存储器装置及系统。实例存储器装置、系统及方法包含缓冲器以将主机接口侧上的高速数据交互转化为DRAM接口侧上的更慢、更宽数据交互。实例存储器装置、系统及方法包含多路复用器电路以进一步促进使用更慢及更宽带宽存储器装置。所描述的装置及方法可经配置以大体上匹配更窄、更高速主机接口的容量。
  • 存储系统-201810089339.1
  • 朴宰汉;郭显禹 - 爱思开海力士有限公司
  • 2018-01-30 - 2023-05-16 - G11C5/04
  • 一种存储系统包括存储器控制器、第一存储模块、第二存储模块以及通道。第一存储模块包括第一组第一存储芯片和第二组第一存储芯片;第二存储模块包括第一组第二存储芯片和第二组第二存储芯片;通道包括适用于将存储器控制器与第一存储模块耦接的第一组信号线和适用于将存储器控制器与第二存储模块耦接的第二组信号线。
  • 用于堆叠裸片的不同突发长度的设备及方法-202180025996.X
  • S·E·史密斯 - 美光科技公司
  • 2021-03-29 - 2022-12-16 - G11C5/04
  • 在一些实例中,主控裸片可从一或多个从属裸片接收数据。所述主控裸片可将来自所述主控裸片的数据及来自所述一或多个从属裸片的所述数据提供到多个输出端子。来自所述主控裸片的数据可提供给数据突发的部分且来自所述从属裸片的数据可提供给所述数据突发的另一部分,在一些实例中,主控裸片可将数据提供到一或多个从属裸片。所述主控裸片可从多个输入端子将数据提供到所述主控裸片及将所述数据提供到所述一或多个从属裸片。来自所述输入端子的数据可提供到所述从属裸片用于数据突发的部分,且数据可从所述主控裸片提供给所述数据突发的另一部分。
  • 存储器装置中命令和地址调换的集中放置-202080019634.5
  • 吉田和宏 - 美光科技公司
  • 2020-02-07 - 2022-12-09 - G11C5/04
  • 存储器装置、存储器系统和系统包含存储器装置,所述存储器装置具有用于耦合命令和地址(CA)输入信号的接合垫区,以及用于将信息存储在存储器单元中的存储器单元区。集中CA接口区包含耦合到所述CA输入信号的输入电路。所述输入电路中的至少两个成对配置。每一对包含耦合到第一输入且被配置成生成第一输出的第一输入电路,以及耦合到第二输入且被配置成生成第二输出的第二输入电路。每一对还包含安置于所述第一输入电路和所述第二输入电路之间的调换电路。所述调换电路响应于控制信号针对第一内部信号选择所述第一输出或所述第二输出中的一个,且针对第二内部信号选择所述第一输出和所述第二输出中的另一个。
  • 用于堆叠式裸片的不同IO宽度的设备和方法-202180024964.8
  • S·E·史密斯 - 美光科技公司
  • 2021-03-29 - 2022-12-06 - G11C5/04
  • 描述用于从堆叠式存储器提供数据的设备和方法。所述堆叠式存储器可包含多个裸片。在一些实例中,主裸片可从一或多个从裸片接收数据。所述主裸片可将来自所述主裸片的数据和来自所述一或多个从裸片的所述数据提供给多个输出端子。所述输出端子中的不同输出端子可提供来自所述堆叠式存储器的不同裸片的数据。在一些实例中,可并行地从所述多个裸片检索所述数据。
  • 一种具有芯片防护结构的固态硬盘-202220906250.1
  • 丁骏鹏 - 深圳市银闪科技股份有限公司
  • 2022-04-19 - 2022-11-22 - G11C5/04
  • 本实用新型公开了一种具有芯片防护结构的固态硬盘,涉及固态硬盘技术领域,包括硬盘本体,硬盘本体内壁底端的中部固定设有隔板,硬盘本体内壁的顶部通过安装组件和保护组件固定设有芯片本体,安装组件包括两个螺纹轴,两个螺纹轴分别转动设置在硬盘本体内壁的底部,两个螺纹轴的两端通过四个轴承分别与隔板两侧的中部和硬盘本体内壁两侧的中部转动连接,本实用新型的有益效果是:通过安装组件中两个转动杆分别在两个活动口内转动,两个转动杆转动的同时带动两个螺纹轴通过轴承在硬盘本体的内部进行转动,两个所述螺纹轴的转动带动活动块在螺纹轴上移动,便于芯片本体的安装,减少固态硬盘损坏。
  • 用于非对称管芯封装的超级块链接系统和方法-202111206764.2
  • 瓦迪姆·加伦奇克;伊戈尔·诺瓦格伦 - 爱思开海力士有限公司
  • 2021-10-18 - 2022-08-26 - G11C5/04
  • 本公开涉及超级块链接系统和方法,该超级块链接系统和方法使用非对称管芯封装。存储器系统的控制器在多个存储器封装中选择设定数量的管芯,该管芯的设定数量小于多个存储器封装中的管芯的总数量。多个存储器封装包括若干存储器封装和至少一个存储器封装,该若干存储器封装中的每一个具有第一数量的管芯,该一个存储器封装具有第二数量的管芯。进一步,该控制器:生成包括所选择的管芯上的具有相同编号或不同编号的物理块的超级块;重复该选择和生成以生成多个超级块;并且对从多个超级块之中选择的超级块执行操作。
  • 存储器装置接口和方法-202080091064.0
  • B·基思 - 美光科技公司
  • 2020-12-29 - 2022-08-19 - G11C5/04
  • 公开包含存储器装置和系统的设备和方法。在实例中,一种存储器模块可包含:至少八个存储器裸片的第一堆叠,其包含四对存储器裸片,所述四对存储器裸片中的每一对与所述存储器模块的四个存储器等级中的个别存储器等级相关联;存储器控制器,其被配置成接收存储器存取命令且存取所述第一堆叠的存储器位置;以及衬底,其被配置成路由所述存储器模块和所述存储器控制器的外部终端之间的连接。
  • 存储器模块多端口缓冲技术-202080091120.0
  • J·S·吉本斯;M·A·布莱瑟;B·基思;F·F·罗斯;D·B·斯图尔特;R·J·鲁尼 - 美光科技公司
  • 2020-12-30 - 2022-08-12 - G11C5/04
  • 本公开提供用于使用多端口缓冲器以改进存储器模块的事务速率的技术。在实例中,存储器模块可包含具有外部接口的电路板、安装到所述电路板的第一存储器装置,和安装到所述电路板的第一多端口缓冲器电路。所述第一多端口缓冲器电路可包含耦合到所述外部接口的数据线的第一端口,所述第一端口被配置成在第一事务速率下操作;耦合到第一多个所述第一存储器装置的数据线的第二端口;和耦合到第二多个所述第一存储器装置的数据线的第三端口。所述第二端口和所述第三端口可被配置成在第二事务速率下操作,其中所述第二事务速率慢于所述第一事务速率。
  • 使用多电平信号传输的高带宽存储系统-202210089173.X
  • 禹柄硕;薛昶圭;朴喆民;李受哲;朴赞益 - 三星电子株式会社
  • 2022-01-25 - 2022-07-26 - G11C5/04
  • 一种高带宽存储系统包括:主板以及耦接到所述主板的半导体封装件。所述半导体封装件包括:封装基板,所述封装基板安装在所述主板上并且包括提供通道的信号线;第一半导体装置,所述第一半导体装置安装在所述封装基板上并且包括第一物理层(PHY)电路;以及第二半导体装置,所述第二半导体装置安装在所述封装基板上并且包括第二PHY电路。所述第一半导体装置和所述第二半导体装置通过所述通道彼此交换数据信号,所述数据信号是具有M个电平的多电平信号,其中,M是大于2的自然数,并且第一PHY电路通过执行数字信号处理来补偿所述通道的失真并补偿所述通道之间的失配。
  • 用于存储器装置的插座设计-202080079149.7
  • A·马宗达;R·科蒂;R·维尼加拉 - 美光科技公司
  • 2020-11-04 - 2022-07-08 - G11C5/04
  • 描述支持用于存储器装置的插座设计的方法、系统及装置。裸片可包含一或多个存储器阵列,其各自可包含任何数目个字线及任何数目个位线。所述字线及所述位线可定向于不同方向上,且存储器单元可定位于字线与位线的相交点处。插座可将所述字线及位线耦合到相关联驱动器,且所述插座可经定位使得较远离对应字线插座的存储器单元较接近对应位线插座,且反之亦然。举例来说,插座可经安置成彼此平行的行或区,且其可不正交于所述对应字线及位线。
  • 模块板、存储模块和存储系统-202110886337.7
  • 李源燮;朴焕旭;白政训;金度亨;文昇熙;徐东允;安珍吾 - 三星电子株式会社
  • 2021-08-03 - 2022-05-17 - G11C5/04
  • 提供了一种模块板、存储模块和存储系统。该模块板包括:用于将设置在至少一个表面上的时钟信号端子连接到第一分支点的第一分支线;用于将第一分支点连接到第一模块时钟信号端子的第一信号线;用于将第一模块时钟信号端子至第k模块时钟信号端子与第一端接电阻端子连接的第二信号线;用于将第一分支点连接到第k+1模块时钟信号端子的第三信号线;以及用于将第k+1模块时钟信号端子至第2k模块时钟信号端子与第二端接电阻端子的第四信号线,其中第三信号线的长度大于第一信号线的长度与第二信号线的长度之和。
  • 存储器装置的通道路由-201980031005.1
  • B·基思 - 美光科技公司
  • 2019-03-14 - 2022-03-25 - G11C5/04
  • 本申请案涉及存储器装置的通道路由。描述用于在存储器装置与主机装置的接口之间路由信号的系统及装置。一些存储器技术可具有经定义预配置接口(例如,凸出),其中每一接口端子可具有特定位置及特定功能。使用预配置接口可允许装置制造商及存储器制造商制造能够在无特定设计的情况下彼此连接的部件。在一些情况中,存储器装置可包含重布层,所述重布层包含多个互连件,所述多个互连件可经配置以耦合所述存储器装置的通道端子与相关联于所述主机装置的接口。
  • 具有可调节活动通道计数的存储器电路封装-201980085585.2
  • D·J·哈伯德 - 美光科技公司
  • 2019-11-15 - 2021-08-17 - G11C5/04
  • 本文描述的各个实施例提供了一种存储器电路封装,其包括多个存储器管芯、多个外部存储器通道接口以及多路复用器电路。所述多路复用器电路可以基于控制输入选择性地将至少一个存储器管芯耦接到(所述多个外部存储器通道接口中的)第一外部存储器接口或(所述多个外部存储器通道接口中的)第二外部存储器通道接口,由此促进对所述存储器电路封装的活动存储器通道计数进行调节。
  • 堆叠存储器路由技术-201980061941.7
  • B·基思 - 美光科技公司
  • 2019-09-19 - 2021-04-30 - G11C5/04
  • 本发明提供用于在主机与动态随机存取存储器DRAM之间的信号路由的技术。在实例中,用于动态随机存取存储器裸片DRAM的路由层可包含:多个穿硅通路TSV终端,其经配置以与所述DRAM的TSV电耦合;中间接口区域;及多个路由迹线。所述多个TSV终端可布置于多个TSV区域中。所述多个TSV区域可布置成两列。所述中间接口区域可包含经配置以经由微柱状凸块与半导体中介层的对应微柱状凸块终端耦合的多个微柱状凸块终端。所述多个路由迹线可将所述多个TSV区域的控制TSV终端与所述中间接口的对应微柱状凸块终端耦合。
  • 具有定向稳健性的圆形印刷存储器系统和方法-201810489181.7
  • J·M·福勒 - 施乐公司
  • 2018-05-21 - 2021-04-16 - G11C5/04
  • 一种圆形存储器装置包含多个底部电极、多个顶部电极、铁电层以及在所述铁电层内在所述底部电极中的每一个与每一顶部电极的交叉点处的多个存储器存储位置。所述底部电极和顶部电极的接触垫可包含限定环形扇区的周边,所述环形扇区允许在一定范围的旋转位置内对所述圆形存储器装置执行存储器操作。在实例实施方案中,可对所述圆形存储器装置执行所述存储器操作,而不管所述圆形存储器装置相对于读取器的旋转定向。
  • 存储模块卡-201711483436.0
  • 陈松佑 - 陈松佑
  • 2017-12-29 - 2021-04-13 - G11C5/04
  • 一种存储模块卡,包括一主板、多个粘接层及多个导电贴板。主板具有第一面及第二面,主板依插卡方向分成一置件段及一插接段,第一面及第二面的插接段各分成一贴合区及一焊接区,焊接区具有多个焊接垫电性连接至置件段;粘接层设于插接段的贴合区;导电贴板对应地固定于插接段,每一导电贴板具有一硬质电路板及多个导电垫,每一导电垫具有一外接触部及一转接部;外接触部位于硬质电路板的外表面;转接部贯穿所述硬质电路板的外表面与内表面,并且连接于所述外接触部;其中导电垫的一部分对应地焊接于焊接垫,硬质电路板的部分通过粘接层固接于插接段的贴合区。
  • 半导体模块-201780091509.3
  • 泷下隆治;安达隆郎 - 超极存储器股份有限公司
  • 2017-06-02 - 2021-02-05 - G11C5/04
  • 本发明提供一种能够提高逻辑芯片和RAM间的带宽(bandwidth)的半导体模块。半导体模块(1)具有逻辑芯片、分别由层叠型RAM模块构成的一对RAM部(30)、使逻辑芯片与一对RAM部(30)分别电连接的第一中介层(10)、将逻辑芯片与一对RAM部(30)之间分别以能够通信的方式连接的连接部(40),一个RAM部(30a)载置在第一中介层(10),其一端部隔着连接部(40)与逻辑芯片的一端部在层叠方向(C)重叠配置,另一个RAM部(30b)隔着连接部(40)与一个RAM部(30a)重合,并沿逻辑芯片的外周配置。
  • 装置、存储器装置及电子系统-201980029595.4
  • S·E·西里斯;K·D·拜格尔 - 美光科技公司
  • 2019-04-18 - 2020-12-08 - G11C5/04
  • 本发明涉及一种包括堆叠结构的装置,所述堆叠结构包括叠层,所述叠层各自包括:存储器层级,其包括存储器元件;控制逻辑层级,其垂直地邻近所述存储器层级并与其电连通且包括控制逻辑装置,所述控制逻辑装置经配置以实现所述存储器层级的控制操作的一部分;及额外控制逻辑层级,其垂直地邻近所述存储器层级并与其电连通且包括额外控制逻辑装置,所述额外控制逻辑装置经配置以实现所述存储器层级的所述控制操作的额外部分。本发明也描述一种存储器装置、一种操作装置的方法及一种电子系统。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top