专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果11个,建议您升级VIP下载更多相关专利
  • [发明专利]一种基于服务器管理芯片的低功耗设计结构及其实现方法-CN202311007875.X在审
  • 韩赛飞;邵健 - 中电科申泰信息科技有限公司
  • 2023-08-11 - 2023-10-20 - G06F1/3293
  • 本发明涉及芯片低功耗设计技术领域,特别涉及一种基于服务器管理芯片的低功耗设计结构及其实现方法。包括:PLL单元,用于给核心以及各类总线提供产生的高频时钟;复位单元,包括复位信号以及复位同步单元;寄存器单元,包括时钟频率配置寄存器、时钟切换寄存器、分频系数的时钟分频寄存器以及设备复位寄存器;时钟切换单元,包括时钟切换模块、时钟信号以及可变系数的时钟分频器。本发明提供了一种低功耗服务器管理芯片设计方案,能有效降低服务器系统的功耗;即本发明从时钟和复位两个方面对芯片进行低功耗设计。加入时钟切换电路,可以使得电路进入低功耗模式;加入设备复位寄存器,可以将不需要的模块进行置复位,从而减少不必要的功耗。
  • 一种基于服务器管理芯片功耗设计结构及其实现方法
  • [发明专利]导航方法、装置、电子设备及存储介质-CN202211714011.7在审
  • 李龙喜;黄志鑫;韩赛飞 - 广州极飞科技股份有限公司
  • 2022-12-29 - 2023-05-02 - G01C21/00
  • 本申请实施例涉及导航技术领域,提供一种导航方法、装置、电子设备及存储介质,通过载体的视觉惯性里程计对目标场景进行建图并生成导航路径点,再根据三维地图对载体进行重定位,以使通过视觉惯性里程计获得的位姿信息与三维地图处于同一坐标系,在对三维地图重定位成功后,根据视觉惯性里程计获得位姿信息,结合三维地图和导航路径点进行导航,从而在室内和室外可使用一套系统进行定点导航,同时,采用视觉惯性里程计进行建图及导航,融合了惯性测量数据和图像数据,提高了定点导航的精度。
  • 导航方法装置电子设备存储介质
  • [发明专利]冲击式机制砂的机理试验机及方法-CN202110110662.4有效
  • 余罗兼;韩赛飞;童昕 - 福建工程学院
  • 2021-01-27 - 2022-07-08 - B02C13/18
  • 本发明涉及一种冲击式机制砂的机理试验机及方法,包括试验箱,所述试验箱内设有用以放置砂石原料的转盘,所述转盘外围可拆卸安装有围成一周的冲击板,所述转盘上设有用以控制砂石原料飞出的挡料机构。本发明冲击式机制砂的机理试验机设计合理,使用方便,易于操作,实用性强,能够模拟砂石原料破碎过程抛出和破碎情况,以便能够更加直观的了解破碎过程,对于机制砂破碎过程的研究具有一定的实际意义。
  • 冲击机制机理试验方法
  • [实用新型]冲击式机制砂的机理试验机-CN202120226569.5有效
  • 余罗兼;韩赛飞;童昕 - 福建工程学院
  • 2021-01-27 - 2021-11-02 - B02C13/18
  • 本实用新型涉及一种冲击式机制砂的机理试验机,包括试验箱,所述试验箱内设有用以放置砂石原料的转盘,所述转盘外围设置有围成一周的冲击板,所述转盘上设有用以控制砂石原料飞出的挡料机构。本实用新型冲击式机制砂的机理试验机设计合理,使用方便,易于操作,实用性强,能够模拟砂石原料破碎过程抛出和破碎情况,以便能够更加直观的了解破碎过程,对于机制砂破碎过程的研究具有一定的实际意义。
  • 冲击机制机理试验
  • [发明专利]一种降低走线数量的集成电路-CN202110205816.8在审
  • 杨亮;陈冲;韩赛飞;匡正阳;张锐 - 中科芯集成电路有限公司
  • 2021-02-24 - 2021-06-18 - G06F30/394
  • 本发明公开一种降低走线数量的集成电路,涉及集成电路设计领域,包括采用串行通信设计的集成电路本体,集成电路本体各子系统的输入输出端口增加串\并转换和并\串转换模块,集成电路本体各子系统之间串行通信的物理层,采用定制化或非定制化的低摆幅信号传输,集成电路本体各子系统之间串行通信的物理层采用的低摆幅信号为单端信号或差分信号中的一种。通过在子系统间采用串行信号传输,可有效减少走线数量,提高布线效率,降低后端设计的复杂度,通过在子系统间采用串行信号传输,并进一步采用片上低压信号传输的方式,可大幅降低信号传输过程中的能量损耗,同时可提高子系统间的通信速率。
  • 一种降低数量集成电路
  • [发明专利]一种基于混合基算法的FFT处理器及其工作方法-CN202011104139.2在审
  • 韩赛飞;杨亮;桂江华;匡正阳;李俊龙 - 中国电子科技集团公司第五十八研究所
  • 2020-10-15 - 2021-01-15 - G06F17/14
  • 本发明公开一种基于混合基算法的FFT处理器及其工作方法,属于数字信号处理的专用集成电路领域,包括AXI总线接口、控制器、FFT运算单元、旋转因子生成单元、存储管理单元和外部存储单元。AXI总线接口接收外部的上位机发出的配置信息,将收到的配置信息送入控制器,进行相应的寄存器配置;控制器通过寄存器配置来控制FFT处理器的运行模式;FFT运算单元进行傅里叶级数计算;旋转因子生成单元提供傅里叶级数计算过程中所需要的旋转因子;存储管理单元为控制器提供数据输入、输出方向和地址分配;外部存储单元用于存储源数据、中间过程数据和结果数据的输入、输出控制。本发明能够高效的进行FFT运算,灵活可配置,能广泛的在信号处理系统中得到应用。
  • 一种基于混合算法fft处理器及其工作方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top