[发明专利]容变线性相位内插器在审
| 申请号: | 202211540690.0 | 申请日: | 2022-12-02 |
| 公开(公告)号: | CN116527023A | 公开(公告)日: | 2023-08-01 |
| 发明(设计)人: | 全亨俊;荣贤·沈;德龙·崔;曹军 | 申请(专利权)人: | 安华高科技股份有限公司 |
| 主分类号: | H03K5/135 | 分类号: | H03K5/135;H03L7/08 |
| 代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 林斯凯 |
| 地址: | 新加坡*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 线性 相位 内插 | ||
1.一种方法,其包括:
获得一或多个输入时钟信号;
基于所述一或多个输入时钟信号及第一码,经由第一相位内插器产生第一经恢复时钟信号;
基于所述一或多个输入时钟信号及第二码,经由第二相位内插器产生第二经恢复时钟信号,其中所述第二码具有与所述第一码的内插码偏移,其中所述内插码偏移对应于所述第二经恢复时钟信号中相对于所述第一经恢复时钟信号的相移;及
合并所述第一经恢复时钟信号及第二经恢复时钟信号,其中当组合时,所述第一及第二经恢复时钟信号形成经组合的经恢复时钟信号。
2.根据权利要求1所述的方法,其进一步包括:
调整所述一或多个输入时钟信号,其中调整所述一或多个输入时钟信号包含基于所述一或多个输入时钟信号中的至少一者的多相位误差来调整所述一或多个输入时钟信号中的所述至少一者的相位或幅度中的至少一者。
3.根据权利要求1所述的方法,其进一步包括:
调整所述第一相位内插器及第二相位内插器中的至少一者的相应输出幅度。
4.根据权利要求3所述的方法,其中所述第一相位内插器及第二相位内插器中的所述至少一者进一步包括多个数模转换器DAC,其中所述多个DAC被分段成DAC单元群组,其中相应DAC单元群组中的每一DAC单元由所述第一码或所述第二码中的相应至少一者控制,其中调整所述相应输出幅度包含:
基于相应DAC单元群组中的每一DAC单元的经组合输出来产生所述第一经恢复时钟或第二经恢复时钟中的至少一者。
5.根据权利要求3所述的方法,其中调整所述输出幅度包含:
经由限幅缓冲器限幅所述第一相位内插器及第二相位内插器中的所述至少一者的相应输出的电压。
6.根据权利要求1所述的方法,其中对应于所述第二经恢复时钟信号中的所述相移的所述内插码偏移是对应于所述第二经恢复时钟信号中相对于所述第一经恢复时钟信号的45度相移的45度码偏移。
7.根据权利要求1所述的方法,其中所述第一相位内插器具有将所述第一相位内插器的积分非线性INL与相位内插器码相关的第一非线性轮廓,且其中所述第二相位内插器具有将所述第二相位内插器的INL与所述相位内插器码相关的第二非线性轮廓,其中所述第二非线性轮廓在相位上从所述第一非线性轮廓偏移所述内插码偏移。
8.根据权利要求7所述的方法,其中所述方法进一步包括:
经由相位内插电路,通过设置所述内插码使得所述第一非线性轮廓及第二非线性轮廓异相,使所述第一相位内插器的所述第一非线性轮廓与所述第二相位内插器的所述第二非线性轮廓相消除。
9.一种电路,其包括:
第一相位内插器,其被配置为获得一或多个输入时钟信号,并基于所述一或多个输入时钟信号及第一码产生第一经恢复时钟信号;及
第二相位内插器,其被配置为获得所述一或多个输入时钟信号,基于所述一或多个输入时钟信号及第二码产生第二经恢复时钟信号,其中所述第二码具有与所述第一码的内插码偏移,其中所述内插码偏移对应于所述第二经恢复时钟信号中相对于所述第一经恢复时钟信号的相移;
其中所述第一相位内插器及第二相位内插器的输出被配置为合并的。
10.根据权利要求9所述的电路,其进一步包括输入相位控制电路,所述输入相位控制电路被配置为调整所述一或多个输入时钟信号,其中调整所述一或多个输入时钟信号包含基于所述一或多个输入时钟信号中的至少一者的多相位误差来调整所述一或多个输入时钟信号中的所述至少一者的相位或幅度中的至少一者。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安华高科技股份有限公司,未经安华高科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211540690.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:螺旋输送组群
- 下一篇:故障检测方法、装置及存储介质





