[发明专利]滤波器电路和半导体装置在审
申请号: | 202080026913.4 | 申请日: | 2020-08-21 |
公开(公告)号: | CN113647020A | 公开(公告)日: | 2021-11-12 |
发明(设计)人: | 赤羽正志 | 申请(专利权)人: | 富士电机株式会社 |
主分类号: | H03K17/22 | 分类号: | H03K17/22;H03K3/037;H03K17/16 |
代理公司: | 北京林达刘知识产权代理事务所(普通合伙) 11277 | 代理人: | 刘新宇 |
地址: | 日本神*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 滤波器 电路 半导体 装置 | ||
提供一种结构简单而在电源电压发生了变动的情况下也能够防止电路的误动作的滤波器电路和半导体装置。具备锁存电路和上升调整部。锁存电路对被输入到第一输入端子的置位信号和被输入到第二输入端子的复位信号分别进行锁存。上升调整部使电源接通时的置位信号或复位信号的上升时间比由配置于锁存电路的前级的时间常数电路规定的时间短。
技术领域
本发明涉及一种滤波器电路和搭载有该滤波器电路的半导体装置。
背景技术
近年,开发了一种实现服务器、UPS(Uninterruptible Power Supply:不间断电源)等的IDC(Internet Data Center:互联网数据中心)电源系统的高效化、节能化、小型化、高可靠性化的HVIC(High Voltage IC,高压IC)技术。HVIC是指对桥电路结构的功率器件的栅极进行驱动的高耐压IC(例如专利文献2)。
在专利文献2中,为了对被进行了半桥连接的高边功率MOS晶体管和低边功率MOS晶体管分别进行驱动,使用HVIC。
另外,在上述HVIC中,通过置位脉冲和复位脉冲来将例如高边功率MOS晶体管控制为导通、非导通。但是,在电源电压发生变动的情况下,对置位脉冲和复位脉冲进行控制的例如RS触发器电路有时会进行误动作。因此,高边功率MOS晶体管和低边功率MOS晶体管有时会同时导通,给系统的稳定性带来影响。
此外,在专利文献1中提出了设置2个低电位侧的电源(VDD、VBAT)的结构。另外,在专利文献2中提出了:在置位侧对接地(GND)插入电容器并在复位侧对电源插入电容器,来构成时间常数电路。另外,在专利文献3中提出了:通过在RS触发器的输出上连接电容器,来消除在电源接通时的RS触发器的不定期间。并且,在专利文献4中提出了在RS触发器的输出与电源之间设置上拉电路或下拉电路的结构。
现有技术文献
专利文献
专利文献1:日本特开2012-9982号公报
专利文献2:日本特开2004-260730号公报
专利文献3:日本特开2003-152515号公报
专利文献4:日本特开平5-235705号公报
发明内容
发明要解决的问题
另外,在上述专利文献1中,需要准备另外的电源,电路规模增大。在上述专利文献2中,虽然改变电容器的连接方法来防止误动作,但是并不应用于RS触发器的误动作。在上述专利文献3中,在RS触发器的输入侧设置有用于决定初始值的另外的控制电路,电路规模大。在上述专利文献4中,需要在RS触发器的输入侧设置用于决定初始值的另外的控制电路。
本发明是着眼于上述问题而完成的,其目的在于提供一种简单结构而在电源电压发生了变动的情况下也能够防止电路的误动作的滤波器电路和半导体装置。
用于解决问题的方案
为了解决上述问题,本发明的一个方式的宗旨在于,具备:锁存电路,其对被输入到第一输入端子的置位信号和被输入到第二输入端子的复位信号分别进行锁存;以及上升调整部,其使电源接通时的置位信号或复位信号的上升时间比由配置于锁存电路的前级的时间常数电路规定的时间短。
发明的效果
根据本发明,能够提供一种结构简单而在电源电压发生了变动的情况下也能够防止电路的误动作的滤波器电路和半导体装置。
附图说明
图1是表示本发明的第一实施方式所涉及的搭载有滤波器电路的半导体装置的结构例的框图。
图2是表示本发明的第一实施方式所涉及的滤波器电路的内部结构例的框图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士电机株式会社,未经富士电机株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202080026913.4/2.html,转载请声明来源钻瓜专利网。