[发明专利]存储器装置和具有该存储器装置的存储器系统有效
申请号: | 201910116400.1 | 申请日: | 2019-02-13 |
公开(公告)号: | CN110364191B | 公开(公告)日: | 2022-10-21 |
发明(设计)人: | 朴元善 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C5/02 | 分类号: | G11C5/02;G06F13/16 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 刘久亮;黄纶伟 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 装置 具有 系统 | ||
存储器装置和具有该存储器装置的存储器系统。该存储器装置包括:独立电路,所述独立电路被配置为输出独立信号;存储器单元阵列,所述存储器单元阵列被形成在所述独立电路的上部,所述存储器单元阵列包括存储数据的多个存储器单元;修正电路,所述修正电路被形成在所述存储器单元阵列的上部,所述修正电路存储与所述独立信号不同的更正ROM数据,当在所述存储器单元阵列下方形成的所述独立电路的测试操作中在所述独立信号中发生错误时,所述修正电路响应于选择信号而输出ROM控制信号和所述更正ROM数据;以及选择电路,所述选择电路被配置为响应于所述ROM控制信号而输出所述独立信号或所述更正ROM数据。
技术领域
本公开总体涉及存储器装置,更具体地,涉及一种包括只读存储器(ROM)的存储器装置和包括该存储器装置的存储器系统。
背景技术
存储器系统可以包括储存装置以及用于控制储存装置的操作并且用于将储存装置可操作地联接到主机的存储器控制器。
储存装置可以包括多个存储器装置,并且存储器装置可以存储数据或输出所存储的数据。例如,存储器装置可以被配置为在电源供应中断时所存储的数据消失的易失性存储器装置,或者可以被配置为即使电源供应中断时也保留所存储的数据的非易失性存储器装置。
存储器控制器可以控制主机和储存装置之间的数据通信。
主机可以通过使用诸如快速外围部件互连(PCI-E)、高级技术附件(ATA)、串行ATA(SATA)、并行ATA(PATA)或串行连接SCSI(SAS)之类的接口协议,经由存储器控制器与存储器装置通信。主机和存储器系统之间的接口协议不限于上述示例,并且可以包括诸如通用串行总线(USB)、多媒体卡(MMC)、增强型小磁盘接口(ESDI)和集成驱动电子(IDE)之类的各种接口。
为了增加存储器装置的数据储存容量,最近已经开发了具有集成度改进的三维结构的存储器装置。
发明内容
本发明的实施方式提供了一种具有改进的ROM的存储器装置以及具有该存储器装置的存储器系统。所述存储器装置可以校正ROM的输出数据。根据本公开的一方面,提供了一种存储器装置,该存储器装置包括:独立电路,所述独立电路被配置为输出独立信号;存储器单元阵列,所述存储器单元阵列被形成在所述独立电路的上部,所述存储器单元阵列包括存储数据的多个存储器单元;修正电路,所述修正电路被形成在所述存储器单元阵列的上部,所述修正电路存储与所述独立信号不同的更正ROM数据,当在形成在所述存储器单元阵列下方的所述独立电路的测试操作中在所述独立信号中发生错误时,所述修正电路响应于选择信号而输出ROM控制信号和所述更正ROM数据;以及选择电路,所述选择电路被配置为响应于所述ROM控制信号而输出所述独立信号或所述更正ROM数据。
根据本公开的另一方面,提供了一种存储器装置,该存储器装置包括:操作电路,所述操作电路被形成在基板的上部;独立电路,所述独立电路被形成在所述操作电路的上部,所述独立电路输出独立信号;选择电路,所述选择电路被形成在所述操作电路的上部,所述选择电路响应于ROM控制信号而输出所述独立信号或更正ROM数据;存储器单元阵列,所述存储器单元阵列被形成在NAND ROM和所述选择电路的上部;以及修正电路,所述修正电路被形成在所述存储器单元阵列的上部,所述修正电路响应于选择信号而将所述更正ROM数据发送到所述选择电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910116400.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:再现装置以及再现方法
- 下一篇:用于针对温度管理控制地址的半导体存储器件