[发明专利]具有可编程可擦除的单一多晶硅层非易失性存储器有效
申请号: | 201310006925.2 | 申请日: | 2013-01-08 |
公开(公告)号: | CN103311252A | 公开(公告)日: | 2013-09-18 |
发明(设计)人: | 徐德训;陈信铭;杨青松;景文澔;陈纬仁 | 申请(专利权)人: | 力旺电子股份有限公司 |
主分类号: | H01L27/115 | 分类号: | H01L27/115 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 史新宏 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 可编程 擦除 单一 多晶 非易失性存储器 | ||
技术领域
本发明涉及一种非易失性存储器(nonvolatile memory),特别是涉及一种具有可编程可擦除的单一多晶硅层非易失性存储器。
背景技术
请参照图1,其所示为现有的具有可编程的双多晶硅层非易失性存储器(programmable dual-poly nonvolatile memory)示意图。此具有可编程的双多晶硅层的非易失性存储器又称为浮动栅极晶体管(floating-gate transistor)。此非易失性存储器包括堆迭且不相接触的二个栅极,上方为控制栅极(control gate)12连接至控制线(C)、下方为浮动栅极(floating gate)14。而在p型基板(P-substrate)中包括一n型源极掺杂区域(n type source doped region)连接至源极线(S)以及一n型漏极掺杂区域(n type drain doped region)连接至漏极线(D)。
举例来说,于编程状态(programmed state)时,漏极线(D)提供一高电压(例如+16V)、源极线(S)提供一接地电压(Ground)、控制线(C)提供一控制电压(例如+25V)。因此,当电子由源极线(S)经过n通道(n-channel)至漏极线(D)的过程,热载流子(hot carrier),例如热电子(hot electron),会被控制栅极12上的控制电压所吸引并且注入(inject)浮动栅极14中。此时,浮动栅极14累积许多载流子(carrier),因此可视为第一储存状态(例如“0”)。
于未编程状态(not-programmed state)时,浮动栅极14中没有任何载流子(carrier),因此可视为第二储存状态(例如“1”)。
换句话说,于第一储存状态以及第二储存状态将造成浮动栅极晶体管的漏极电流(id)与栅极源电压(Vgs)的特性(id-Vgs characteristic)变化。因此,根据漏极电流(id)与栅极源电压(Vgs)的特性(id-Vgs characteristic)变化即可得知浮动栅极晶体管的储存状态。
然而,双多晶硅层的非易失性存储器由于需要分开制作浮动栅极14以 及控制栅极12,因此需要较多的制作步骤才可完成,并且不相容于传统标准CMOS晶体管的制程。
美国专利US6678190揭示一种具有可编程的单一多晶硅层非易失性存储器。请参照图2A,其所示为现有的具有可编程的单一多晶硅层非易失性存储器示意图;图2B所示为现有的具有可编程的单一多晶硅层非易失性存储器的上视图;图2C所示为现有的具有可编程的单一多晶硅层非易失性存储器的电路图。
如图2A至图2C所示,现有的具有可编程的单一多晶硅层非易失性存储器包括二个串接(serially connected)的PMOS晶体管。第一PMOS晶体管作为选择晶体管(select transistor),其选择栅极(select gate)24连接至一选择栅极电压(select gate voltage,VSG),p型源极掺杂区域(p type source doped region)21连接至源极线电压(source line voltage,VSL)。再者,p型漏极掺杂区域22可视为第一PMOS晶体管的p型漏极掺杂区域(p type drain doped region)与第二PMOS晶体管的p型第一掺杂区域相互连接。第二PMOS晶体管上方包括一浮动栅极26,其p型第二掺杂区域23连接至位线电压(bit line voltage,VBL)。再者,该二PMOS晶体管制作于一N型阱区(N-well,NW)其连接至一N型阱区电压(N-well voltage,VNW)。其中,第二PMOS晶体管作为浮动栅极晶体管。
再者,经由适当地控制选择栅极电压(VSG)、源极线电压(VSL)、位线电压(VBL)、以及N型阱区电压(VNW)即可以使现有的具有可编程的单一多晶硅层非易失性存储器进入编程状态、或者读取状态。
由于现有的具有可编程的单一多晶硅层非易失性存储器中,2个PMOS晶体管各仅有一个栅极24、26,因此可完全相容于传统标准CMOS晶体管的制程。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于力旺电子股份有限公司,未经力旺电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310006925.2/2.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L27-00 由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
H01L27-01 .只包括有在一公共绝缘衬底上形成的无源薄膜或厚膜元件的器件
H01L27-02 .包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
H01L27-14 . 包括有对红外辐射、光、较短波长的电磁辐射或者微粒子辐射并且专门适用于把这样的辐射能转换为电能的,或适用于通过这样的辐射控制电能的半导体组件的
H01L27-15 .包括专门适用于光发射并且包括至少有一个电位跃变势垒或者表面势垒的半导体组件
H01L27-16 .包括含有或不含有不同材料结点的热电元件的;包括有热磁组件的