[发明专利]SONOS栅极结构及其制备方法、以及半导体器件有效
申请号: | 201210170390.8 | 申请日: | 2012-05-28 |
公开(公告)号: | CN102683398A | 公开(公告)日: | 2012-09-19 |
发明(设计)人: | 田志 | 申请(专利权)人: | 上海华力微电子有限公司 |
主分类号: | H01L29/51 | 分类号: | H01L29/51;H01L29/792;H01L21/28 |
代理公司: | 上海思微知识产权代理事务所(普通合伙) 31237 | 代理人: | 陆花 |
地址: | 201203 上海市浦*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | sonos 栅极 结构 及其 制备 方法 以及 半导体器件 | ||
技术领域
本发明涉及半导体领域,更具体地说,本发明涉及一种SONOS栅极结构及其制备方法、以及采用了所述SONOS栅极结构的半导体器件。
背景技术
闪存是非易失存储器件的一种,传统的闪存利用浮栅极来存储数据,由于多晶硅是导体,浮栅极存储的电荷是连续分布的。当有一个泄漏通道的时候,整个浮栅极上存储的电荷都会通过这个泄漏通道而丢失。因此限制闪存按比例缩小能力的最大障碍是其隧穿氧化层厚度不能持续减小。因为在薄的隧穿氧化层情况下,直接隧穿和应力引起的泄漏电流等效应都会对存储器的漏电控制提出巨大的挑战。最近发展的SONOS结构,用具有电荷陷阱能力的氮化硅层取代原有的多晶硅存储电荷层,由于其用陷阱电荷存储电荷,所以存储的电荷是离散分布的。这样一个泄漏通道不会引起大的泄漏电流,因此可靠性大大提高。
典型的SONOS结构是由硅衬底(S)-隧穿氧化层(O)-电荷存储层氮化硅(N)-阻挡氧化层(O)-多晶硅栅极(S)组成。这种结构利用电子的隧穿来进行编译,空穴的注入来进行数据的擦除。为使编译和擦除的速度提高,需要较薄的隧穿氧化层(3n m左右)。然而如此薄的厚度使电荷的保持能力和编译/擦除过程中的耐久性会降低。但若采用较厚的隧穿氧化层,编译和擦除会需要较大的电场。擦除时的大电场,会使栅极的电子通过阻挡氧化层到达氮化硅存储层。这些注入的电子与从衬底注入的空穴达到动态的平衡,造成擦除态的饱和,如果更大的电压,会使擦除不能进行,影响器件的性能。如何在低电场的操作中,增进隧穿介电层的效能,实现快速擦除和保持能力以及耐久能力的同时实现是一个新的挑战。
Lue等人的美国专利(公开号US 2006/0198189A1号″Non-Volatile Memory Cells,Memory Arrays Including the Same and Method of Operation Cells and Arrays″)公开了一种能带工程的BE-SONOS结构的隧穿介电层。Lue等人发表的关于BE-SONOS的技术论文(″BE-SONOS:A Bandgap Engineered SONOS with Excellent Performance and Reliability″.IEEE 2005;″A BE-SONOS(Bandgap Engineered SONOS)NAN D for Post-Floating Gate Era Flash Memory″IEEE 2007)对这种结构的性能进行了讨论。BE-SONOS技术已被证实可以提供好的效能,能够实现擦除速度,保持能力和耐久能力的同时提升。
Hang-Ting Lue利用氧化硅和氮化硅的能隙差异构建U型能带结构,用两层薄氧化层夹一层薄的氮化硅的ONO层取代底部氧化层的结构。超薄的O1/N1/O2作为一个没有电荷陷阱的隧穿介质层,这是因为捕获电荷的平均自由程要大于这个ONO层的厚度,电子还没来得及受限,就已经穿过这个层。N2是存储电荷的层,用来存储注入的电荷。O3是阻挡氧化层,它可以防止门极电荷的注入。超薄的″O1/N1/O2″提供了一个″受调制的隧穿势垒″,这个势垒在低电场下会抑制直接隧穿,在高场下由于能带的偏移会有高效的空穴隧穿到存储电荷的氮化硅层,使擦除的效率增加。
将这个BE-SONOS结构中的薄ONO层用于阻挡氧化层可以实现利用栅极的空穴注入来实现擦除,由于这个薄层没有陷阱电荷的能力,可以使空穴穿过而不被捕获,这些空穴进入存储电荷的氮化硅层,从而达到擦除的目的。中国专利CN200610093746.7与CN200810186701.3利用这种BE-SONOS结构来实现擦除结构的改变。将薄ONO层替换阻挡氧化层,用P型重掺杂的多晶硅栅极来实现从栅极注入空穴来实现擦除。虽然这种方法提供了新的擦除方法,擦除时门极加的正电极和P型掺杂的栅极可以防止栅极的电子注入。但是仍需要较大的擦除电压来实现空穴从栅极的注入来实现擦除,如果电压较大,可能会引起衬底电子的注入,而影响擦除的速度。
发明内容
本发明所要解决的技术问题是针对现有技术中存在上述缺陷,提供一种能够有效地抑制由于高擦除正电压引起的衬底电子的注入、进而提高擦除速度的SONOS栅极结构以及采用了所述SONOS栅极结构的半导体器件。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华力微电子有限公司,未经上海华力微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210170390.8/2.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类