专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果1610346个,建议您升级VIP下载更多相关专利
  • [发明专利]逻辑电路系统封装-CN201980079669.5在审
  • J·M·加德纳;S·A·林恩 - 惠普发展公司,有限责任合伙企业
  • 2019-10-25 - 2021-07-23 - G06F21/84
  • 一种用于可更换打印设备部件的逻辑电路系统封装,逻辑电路系统封装包括用于与打印设备逻辑电路通信的接口以及至少一个逻辑电路。至少一个逻辑电路包括存储至少一个温度计算参数的存储器。至少一个逻辑电路被配置为经由接口接收读取至少一个温度计算参数的第一请求;并且响应于第一请求,经由接口传输至少一个温度计算参数。至少一个逻辑电路被配置为:经由接口接收与传感器ID相对应的第二请求;并且响应于第二请求,经由接口传输数字值。基于至少一个温度计算参数而调整的数字值对应于打印设备部件的绝对温度。
  • 逻辑电路系统封装
  • [发明专利]半导体集成电路-CN98124917.5无效
  • 峰一雅 - 恩益禧电子股份有限公司
  • 1998-11-13 - 2004-04-28 - G06F11/22
  • 一种包含附加用户逻辑电路的微型计算机,在微型计算机内部测试模式中可独立地对附加用户逻辑电路和微型计算机进行测试。在附加用户逻辑电路和微型计算机之间提供有一个专用连接逻辑电路,其与微型计算机的一条内部总线耦合。为测试附加用户逻辑电路,使用一个读出/写入信号和微型计算机的一个总线/端口转换接头实现读出/写入操作。同时,在专用连接逻辑电路中提供有一个总线检测寄存器。为测试微型计算机,检测寄存器的一个输出被读出至专用连接逻辑电路的一条总线从而进行总线检测。
  • 半导体集成电路
  • [发明专利]一种适用于宽禁带功率器件的高效驱动电路-CN201810141932.6有效
  • 王振民;范文艳;谢芳祥 - 华南理工大学
  • 2018-02-11 - 2023-06-16 - H02M1/088
  • 本发明提供了一种适用于宽禁带功率器件的高效驱动电路,其特征在于:包括控制芯片、供电模块一、供电模块二、隔离保护模块和功率器件;PWM输出端与逻辑电路一的输入端连接,供电模块一与逻辑电路一的输入端连接;供电模块二与逻辑电路三的输入端连接,功率器件的栅极与逻辑电路三的输入端连接;逻辑电路三的输出端通过栅极保护电路与功率器件的栅极连接;功率器件的漏极通过漏极保护电路逻辑电路四的输入端连接,逻辑电路二的输出端分别与就绪信号输入端和故障信号输入端连接该驱动电路具有保护功能,可减弱驱动过程中出现瞬态过高而产生电磁干扰的问题,防止产生电压尖峰而引起误触发,具有良好驱动效果。
  • 一种适用于宽禁带功率器件高效驱动电路
  • [发明专利]一种异步FIFO电路及时延确定方法-CN201680086087.6有效
  • 夏山春;张志伟;陈默 - 华为技术有限公司
  • 2016-05-27 - 2020-08-25 - H04L29/12
  • 本发明实施例提供了一种异步FIFO电路及时延确定方法,涉及无线通信领域。所述异步FIFO电路包括:写时钟产生电路、读时钟产生电路、写地址产生电路、读地址产生电路、随机访问存储器、延迟线电路、同步逻辑电路、地址比较逻辑电路和处理器;写地址产生电路的第二输出端与延迟线电路的第一输入端连接,延迟线电路的第二输入端与处理器的第一输出端连接,延迟线电路的输出端与同步逻辑电路的第一输入端连接,同步逻辑电路的输出端与地址比较逻辑电路的第一输入端连接,读地址产生电路的输出端与地址比较逻辑电路的第三输入端连接,地址比较逻辑电路的第一输出端与处理器的输入端连接。本发明可以实现对异步FIFO电路的时延的准确确定。
  • 一种异步fifo电路及时确定方法
  • [发明专利]一种悬浮式供电逻辑控制的防倒灌电路-CN202110741141.9在审
  • 龙江;廖鸣宇;李中原;郑和俊;周龙;孙铮翰 - 贵州航天林泉电机有限公司
  • 2021-06-30 - 2021-10-01 - H02H7/12
  • 本发明涉及一种悬浮式供电逻辑控制的防倒灌电路,包括供电电路、MOS场效应管和逻辑电路,大功率电源输出端连接有负载母线和负载地线,供电电路输入端桥接于负载母线与负载地线之间,供电电路输出端与逻辑电路电源端正极连接,逻辑电路电源端负极接入负载母线,MOS场效应管串联接入负载母线中并且其源极与供电电路输入端接近,逻辑电路输入端并联于MOS场效应管漏极,逻辑电路输出端并联于MOS场效应管源极,MOS场效应管栅极与逻辑电路控制端连接采用本发明的技术方案,反灌电压直接进入逻辑电路正向输入端进行比较,提高了识别和比较精度,避免MOS场效应管在导通与关断之间不停切换,提高了防倒灌电路可靠性,并降低了线路功耗。
  • 一种悬浮供电逻辑控制倒灌电路
  • [发明专利]逻辑电路系统封装-CN201980079321.6在审
  • Q·B·韦弗;A·D·斯图德;D·N·奥尔森;J·M·加德纳 - 惠普发展公司,有限责任合伙企业
  • 2019-10-25 - 2021-07-23 - G06F21/44
  • 一种用于可更换打印设备部件的逻辑电路系统封装,逻辑电路系统封装包括:接口,用于与打印设备逻辑电路通信;以及至少一个逻辑电路,用于经由接口传输传感器ID参数和极限参数,传感器ID参数指示第一传感器ID。逻辑电路用于在部件连接到设备并且设备不气动地致动部件的情况下,经由接口接收与第一传感器ID相对应的第一请求。逻辑电路响应于第一请求而经由接口传输第一数字值。逻辑电路用于在部件连接到设备并且设备气动地致动部件的情况下,经由接口接收与第一传感器ID相对应的第二请求。逻辑电路响应于第二请求而经由接口传输第二数字值。第一数字值与第二数字值之差大于极限参数。
  • 逻辑电路系统封装
  • [发明专利]逻辑电路生成装置以及方法-CN201480067351.2有效
  • 一色刚 - 国立大学法人东京工业大学
  • 2014-12-11 - 2019-07-05 - G06F17/50
  • 一种逻辑电路生成装置(1)具有:控制流图生成部(23),其生成控制流图;控制流退化转换部(28),其通过从控制流图中除去所有条件分支指令,来生成控制流退化程序;数据流图生成部(29),其基于控制流退化程序来生成数据流图;逻辑电路描述输出部(33),其生成逻辑电路描述,该逻辑电路描述表示时序电路,其中,数据流图的有向枝对应于逻辑电路的配线,数据流图的节点对应于逻辑电路的运算器。据此,利用编程语言来描述以电路实际安装为前提的特定信息处理功能,根据该描述自动生成能够逻辑综合的RTL描述。
  • 逻辑电路生成装置以及方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top