专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果24848104个,建议您升级VIP下载更多相关专利
  • [发明专利]一种导航信号捕获方法及系统-CN201510882833.X有效
  • 王元磊;刘坤;张爽娜;董启甲 - 航天恒星科技有限公司
  • 2015-12-04 - 2019-05-31 - G01S19/30
  • 本申请提供一种导航信号捕获方法及系统,该导航信号捕获方法应用于导航接收器,该导航接收器包括伪码发生器通用相关累加器,其中,伪码发生器利用码相关控制字生成分段码标志累加清零信号;通用相关累加器利用分段码标志输出具有与累加清零信号相应的累加时长的累加量至DSP,以控制DSP利用累加量调整码频率控制字,完成导航信号的捕获。本申请在不改变传统导航接收器结构的前提下,实现输出累加量时长可调整,变相的实现了可配置调整的环路的牵引范围累加量的累加时长,可同时适应高动态或高灵敏度的应用场景,有效降低了导航信号的捕获时间,提高了导航信号的捕获效率
  • 一种导航信号捕获方法系统
  • [发明专利]预置值流水线结构相位累加-CN200510116691.2无效
  • 陈军;杨华中;罗嵘 - 清华大学
  • 2005-10-28 - 2006-05-10 - H03L7/197
  • 本发明涉及一种预置值流水线结构相位累加器,属于集成电路相位累加器设计技术领域。该累加器由N-1个预置值相位累加器、N-1个D触发器、一个NO比特累加一个K比特D触发器单元构成一个N级预置值流水线结构相位累加器;第一级累加N-1个预置值累加器的输入端分别与M位频率控制字分成的N路输入数字信号之中的一路相连,N-1个预置值累加器的另一输入端分别与频率控制字变化控制信号相连,N-1个D触发器分别连接在相邻的两个累加器的进位输入端进位输出端之间,K比特D触发器单元的输入端与第二级的预置值相位累加累加输出端相连
  • 预置流水线结构相位累加器
  • [发明专利]具有动态反馈的电容测量电路-CN201180005457.6有效
  • 伯纳德·O·吉安 - 3M创新有限公司
  • 2011-01-03 - 2012-09-26 - G01R27/26
  • 本发明公开了测量电容的方法、装置系统。通常,累加器电路耦合到所述电容,并包括累加开关,所述开关通过第一控制信号所支配的一系列开关控制的充电或放电循环对所述累加器充电。所述累加器电路根据所述第一累加器上的所述电荷提供累加器信号。放电电路耦合到所述累加器电路,并且包括可选的变流装置,所述放电电路根据第二控制信号对所述累加器进行部分放电。控制电路耦合到所述累加器电路所述放电电路,其动态地调节所述第一/或第二控制信号以将所述累加器信号维持在所需范围内。所述动态调节的控制信号可用作所述电容的量度。此类方法系统可用于电容式触摸感测装置例如电容式按钮电容式触摸面板中。
  • 具有动态反馈电容测量电路
  • [发明专利]用于高运算速度的累加-CN202210836192.4在审
  • 李性柱 - 爱思开海力士有限公司
  • 2022-07-15 - 2023-06-06 - G06F7/501
  • 一种累加器包括:输入锁存电路,第一输入锁存器,其能够锁存输出输入数据;第二输入锁存器,其能够锁存输出奇数锁存数据;以及第三输入锁存器,其能够锁存输出偶数锁存数据。累加器还包括累加电路,其被配置为将输入数据从输入锁存电路输出的奇数锁存数据相加以输出奇数累加数据,并且被配置为将输入数据偶数锁存数据相加以输出偶数累加数据。累加器还包括输出锁存电路,输出锁存电路包括能够锁存从累加电路输出的奇数累加数据并输出奇数锁存数据的第一输出锁存器,并且输出锁存电路包括能够锁存从累加电路输出的偶数累加数据并输出偶数锁存数据的第二输出锁存器
  • 用于运算速度累加器
  • [发明专利]一种多个累加器的计算方法、装置、电子设备存储介质-CN202211237771.3在审
  • 梁监天;蔡权雄;牛昕宇 - 深圳鲲云信息科技有限公司
  • 2022-10-11 - 2022-11-11 - G06F7/498
  • 本申请提供了一种多个累加器的计算方法、装置、电子设备存储介质,方法包括:针对每类待累加计算的多个数据,将所述数据划分至n个数组:针对每类数据执行如下目标操作:从一个数组中提取一个数据输入组内累加器的输入端A,并将从所述组内累加器的输出端得到的一个输出结果,输入所述组内累加器的输入端B,其中,数据输入的周期为一个时钟周期或多个时钟周期;在全部数据输入所述组内累加器后,将下一类别的数据按照所述目标操作输入所述组内累加器;确定所述组内累加器输出的n个初始累计结果;通过至少一个组间累加器对所述n个初始累计结果进行加,得到全部数据的数据累加结果。本申请提高了累加器的计算效率。
  • 一种累加器计算方法装置电子设备存储介质
  • [发明专利]用于处理保护继电器的输入数据的装置方法-CN201110032561.6有效
  • 郑锺振 - LS产电株式会社
  • 2011-01-27 - 2011-09-21 - G01R19/25
  • 本发明提供了一种用于处理保护继电器的输入数据的装置方法。即使在存储在保护继电器的累加缓冲器中的数据由于噪声等而遭到破坏的情况下,所述装置所述方法也能够恢复所述数据并且执行正常的测量。本发明包括数字信号处理部件,所述方法包括:将采样数字数据输入到数字信号处理部件中,对输入数据的频率进行计数累加,将累加的数值与一个周期的值进行比较,如果计数累加频率等于一个周期的值,则将更新累加缓冲器的值输入到测量累加缓冲器并且初始化更新累加缓冲器;对输入的数字数据执行RDFT(递归离散傅立叶变换)运算,以双重地缓冲测量累加缓冲器更新累加缓冲器。
  • 用于处理保护继电器输入数据装置方法
  • [发明专利]一种累加器计算方法、装置、电子设备存储介质-CN202211237859.5在审
  • 梁监天;蔡权雄;牛昕宇 - 深圳鲲云信息科技有限公司
  • 2022-10-11 - 2022-11-08 - G06F7/498
  • 本申请提供了一种累加器计算方法、装置、电子设备存储介质,方法包括:针对每类待累加计算的多个数据,将所述数据划分至n个数组,其中,n是根据累加器的运算周期包含的时钟周期的数量确定的,n为大于1的正整数:针对每类数据执行如下目标操作;从一个数组中提取一个数据输入所述累加器的输入端A,并将从所述累加器的输出端得到的一个输出结果,输入所述累加器的输入端B,其中,数据输入的周期为一个时钟周期或多个时钟周期;在数组中的全部数据输入所述累加器后,得到n个初始累加结果;通过所述累加器将n个初始累加结果进行相加,得到全部数据的数据累加结果后,对下一类数据执行所述目标操作。本申请提高累加器的计算效率。
  • 一种累加器计算方法装置电子设备存储介质
  • [发明专利]一种神经网络运算装置运算方法-CN201811248188.6在审
  • 孙洁;王平 - 上海登临科技有限公司
  • 2018-10-25 - 2020-05-05 - G06N3/063
  • 本发明提供了一种神经网络运算装置运算方法,用于实现神经网络中经过线性变换后的输入数据矩阵系数矩阵的乘法运算,以获得输出矩阵。该装置包括加法模块、乘累加模块线性变换补偿模块,其中,所述加法模块用于对接收的所述输入数据矩阵的行向量执行累加操作,获得累加结果;所述乘累加模块用于执行所述输入数据矩阵的行向量所述系数矩阵的对应列向量的乘累加操作,获得乘累加结果;所述线性变换补偿模块用于根据所述累加结果所述乘累加结果以及由线性变换引入的配置参数获得所述输出矩阵。本发明的装置方法能够提高神经网络的运算效率并降低运行功耗。
  • 一种神经网络运算装置方法
  • [发明专利]一种时钟展频电路及时钟展频方法-CN202211078571.8在审
  • 陈新剑;姚伟荣 - 深圳市紫光同创电子有限公司
  • 2022-09-05 - 2022-12-20 - H03L7/18
  • 一种时钟展频电路及时钟展频方法,时钟展频电路包括依次连接的数据计算单元、一阶积分器、累加器、译码器插值器,其中:数据计算单元用于产生第一累加数据;一阶积分器用于对第一累加数据进行整形,得到第一整形数据;累加器用于对第一整形数据进行累加,得到第二累加数据;译码器用于对第二累加数据进行译码,得到译码结果;插值器用于根据译码结果对发送端时钟的相位进行插值。本发明提供的时钟展频电路,通过将累加译码器的时钟与数据计算单元的时钟区分开,减少累加器所需位数,加快累加译码器的时钟频率,有效解决了现有高速数据发送过程中展频电路存在的内部时序难以收敛的问题。
  • 一种时钟电路方法
  • [发明专利]一种支持累加及卸载的矩阵乘运算脉动阵列系统-CN202211055136.3在审
  • 谭弘兵;陈芳园;孙红辉;唐勇;吴铁彬;郝子宇 - 无锡江南计算技术研究所
  • 2022-08-30 - 2022-11-18 - G06F7/523
  • 本发明涉及机器学习技术领域,具体涉及一种支持累加及卸载的矩阵乘运算脉动阵列系统,包括呈矩阵排列的运算核心、北向数据加载器、西向数据整形与加载器、累加缓冲器、累加结果写回控制器本地局部存储器,累加缓冲器包括两个缓冲器,两个缓冲器交替工作于累加模式及卸载模式下,运算核心包括乘法器、加法器累加数据寄存器,乘法器接收北向数据西向数据,乘法器计算北向数据西向数据的乘积,加法器与乘法器及累加数据寄存器连接,加法器计算乘法器输出值与累加数据寄存器值的,并输出到南侧的运算核心的累加数据寄存器。本发明的有益技术效果包括:通过设置双缓冲器轮流工作在累加模式卸载模式,进一步提高矩阵乘法运算的效率。
  • 一种支持累加卸载矩阵运算脉动阵列系统

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top