[发明专利]个人计算机的辅助报时时钟系统有效

专利信息
申请号: 200410048431.1 申请日: 2004-06-03
公开(公告)号: CN1591270A 公开(公告)日: 2005-03-09
发明(设计)人: 林春喜;詹姆斯·兰姆 申请(专利权)人: 美国凹凸微系有限公司
主分类号: G06F1/04 分类号: G06F1/04;G06F11/30
代理公司: 中国国际贸易促进委员会专利商标事务所 代理人: 王萍
地址: 美国加*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了个人计算机作为报时时钟工作的系统和方法。本发明提供了一个集成电路,该集成电路监控个人计算机的电源状态并在预先选定的时刻产生一个报时时钟事件。该报时时钟事件包括多种操作,例如,开启或关断个人计算机系统的电源或控制调幅/调频或电视模块。
搜索关键词: 个人计算机 辅助 报时 时钟 系统
【主权项】:
1.一种个人计算机采用的报时时钟集成电路,所述报时时钟集成电路包括报时时钟逻辑电路,所述报时时钟逻辑电路接收一个表示所述个人计算机电源状态的信号,并在一个预先选定的时刻产生一个报时时钟事件。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美国凹凸微系有限公司,未经美国凹凸微系有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200410048431.1/,转载请声明来源钻瓜专利网。

同类专利
  • 延时计算电路、芯片运行频率获取方法、装置及电子设备-202011623520.X
  • 刘勋;魏洁;陈佰儒 - 海光信息技术股份有限公司
  • 2020-12-31 - 2023-10-20 - G06F1/04
  • 本申请涉及一种延时计算电路、芯片运行频率获取方法、装置及电子设备。延时计算电路包括选择控制模块、行波计数器和多个振荡信号生成模块,多个振荡信号生成模块用于与目标芯片中包括的多条目标关键路径一一对应连接。多个振荡信号生成模块中,每个振荡信号生成模块用于在对应的目标关键路径的延时作用下生成振荡信号。选择控制模块用于分别选取出多个振荡信号生成模块中的每个振荡信号生成模块所生成的振荡信号,并发送给行波计数器。行波计数器用于对接收到的每条振荡信号进行计数,以获得多个振荡信号生成模块中,每个振荡信号生成模块所生成的振荡信号在目标计数时长内的信号计数值。延时计算电路能够降低获得目标芯片整体运行频率的难度。
  • 时钟唤醒电路、系统级芯片以及电子设备-202320200836.0
  • 许应新;陈乃军;张耀文 - 摩星半导体(广东)有限公司
  • 2023-02-09 - 2023-10-13 - G06F1/04
  • 本申请提供一种时钟唤醒电路、系统级芯片以及电子设备,时钟唤醒电路包括:时钟模块,时钟模块用于基于唤醒信号输出时钟信号;信号检测模块,信号检测模块用于检测唤醒信号的电平状态并输出开关控制信号;开关控制模块,开关控制模块具有第一输入端以及第二输入端,开关控制模块的第一输入端与信号检测模块的输出端连接,开关控制模块的第二输入端与时钟模块的输出端连接;其中,开关控制模块用于基于开关控制信号控制是否输出时钟信号。本申请采用信号检测模块对唤醒信号的电平状态进行检测,可以有效避免被无效唤醒信号误唤醒的现象,从而可以进一步降低系统级芯片的功耗。
  • 数模集成电路及其控制方法-201710398082.3
  • 张路;安方亮 - 北京集创北方科技股份有限公司
  • 2017-05-31 - 2023-10-10 - G06F1/04
  • 本发明公开了一种数模集成电路及其控制方法,数模集成电路包括:时钟模块,用于产生时钟信号;数字模块,用于根据所述时钟信号进行初始化和部分工作,并产生初始化完成信号、工作完成信号和控制信号;以及启动模块,用于根据所述初始化完成信号、所述工作完成信号、所述控制信号以及复位信号为所述时钟模块提供启动信号,并用于在所述数字模块完成初始化和部分工作前控制所述时钟信号;以及软件单元,用于在所述数字模块完成初始化和部分工作后控制所述时钟信号。其可实现时钟模块的自启动,降低了电路功耗,且提高了应用上的简洁性。
  • 时钟计数器、时钟计数方法及存储装置-202210299683.X
  • 吴增泉 - 长鑫存储技术有限公司
  • 2022-03-25 - 2023-10-03 - G06F1/04
  • 本公开实施例涉及一种时钟计数器、时钟计数方法及存储装置,时钟计数器包括时钟分频模块、多个计数模块及累加模块,时钟分频模块用于接收时钟信号,被配置为对时钟信号分频,输出多个分频时钟信号,多个分频时钟信号的脉冲数量之和等于时钟信号的脉冲数量;多个计数模块与时钟分频模块连接,每个计数模块被配置为分别对每一个分频时钟信号的脉冲进行计数并生成初始计数值;累加模块与多个计数模块连接,被配置为将多个计数模块的初始计数值累加生成目标计数值。本公开实施例能够有效地降低高频率时钟计数器的进位运算延时,避免产生因计数器进位运算延时超过计数时钟周期导致计数错误的情况,提高时钟计数器的工作频率。
  • 一种基于数据变化的时钟门控低功耗电路-202320858242.9
  • 牛英山;唐虹;王爽;王涣;陈晓棠 - 中国电子科技集团公司第四十七研究所
  • 2023-04-18 - 2023-10-03 - G06F1/04
  • 本实用新型目的是提供一种基于数据变化的时钟门控低功耗电路,包括:一个与门、一个异或门以及一个D触发器单元,其中,所述异或门的第一输入端连接D触发器单元的输出端,第二输入端以及D触发器单元的数据信号输入端共同作为时钟门控低功耗电路的数据信号输入端;所述第一与门的第一输入端连接异或门的输出端,第二输入端作为时钟门控低功耗电路的时钟信号输入端,输出端连接D触发器单元的时钟信号输入端;D触发器单元的输出端所为时钟门控低功耗电路的输出端。该电路无需通过设置系统工作模式,切换工作电路完成降低功耗,而是通过对输入数据的检测进行时钟开关的切换完成降低功耗。
  • 一种固态硬盘时钟切换电路-202321250996.2
  • 夏辉璞 - 山东云海国创云计算装备产业创新中心有限公司
  • 2023-05-19 - 2023-09-26 - G06F1/04
  • 本实用新型提出了一种固态硬盘时钟切换电路,包括电源管理模块、电源储存模块、电压监控模块、时钟切换模块和开关模块;电源管理模块的电源输入端连接上行设备的连接器;电源管理模块的第一输出端连接电源储存模块,第二输出端通过第一分压模块连接电压监控模块的输入端;电压监控模块的输出端一路通过开关模块连接时钟切换模块的控制端;时钟切换模块的切换输入端连接第一时钟信号和第二时钟信号;时钟切换模块的输出端连接微控制器;第一时钟信号连接上行设备的连接器。本实用新型使用备电电容C1进行供电,当拔盘后PCIE时钟被断开,可使系统在热插拔时完成时钟切换,在备电时间提供PCIE时钟,提高了系统的可靠性。
  • 一种片上时钟控制器及工作方法-202310752401.1
  • 徐嘉俊 - 合芯科技有限公司;上海合芯数字科技有限公司
  • 2023-06-21 - 2023-09-19 - G06F1/04
  • 本发明提供了一种片上时钟控制器,控制器包括:时钟控制模块,用于在测试模式下,通过生成不同的时钟使能信号来选通移位测试时钟模块或高速时钟复用模块,同时生成时钟选择信号选择输出的时钟信号;高速时钟复用模块,包括第一数字选择器、第二数字选择器及功能模式下已存在的时钟打拍单元和时钟门控单元,用于根据第二时钟使能信号在测试模式下生成高速时钟信号;移位测试时钟模块,用于根据第一时钟使能信号在测试模式下生成测试时钟信号。本发明通过在测试模式下对功能模式下的打拍逻辑及时钟门控进行复用,能够避免引入额外寄存器,减少芯片面积,降低芯片设计及制造成本。
  • 芯片时钟控制系统-202311029661.2
  • 杨利凯 - 沐曦集成电路(上海)有限公司
  • 2023-08-16 - 2023-09-19 - G06F1/04
  • 本发明涉及芯片技术领域,尤其涉及一种芯片时钟控制系统,包括设置在芯片中的M个存储模块Bm以及M个时钟调整模块Cm;Cm通过第一输出端和第二输出端与Bm相连;Cm用于通过第一输入端获取请求指令,并通过第一输出端发送给Bm;Cm还用于基于请求指令确定使能端开启时间,基于使能端开启时间确定第二输出端的开启时间,Cm通过第二输入端接收芯片时钟信号,在第二输出端开启的状态下,将芯片时钟信号发送给Bm;Bm用于基于接收到的请求指令和芯片时钟信号,执行请求指令,并生成回复信息,发送给第一输出端;Cm还用于基于回复信息确定使能端的关闭时间,基于使能端的关闭时间确定第二输出端的关闭时间。本发明降低了芯片功耗。
  • 芯片时钟数据处理系统-202311029662.7
  • 董照琦 - 沐曦集成电路(上海)有限公司
  • 2023-08-16 - 2023-09-19 - G06F1/04
  • 本发明涉及芯片技术领域,尤其涉及一种芯片时钟数据处理系统,包括预先设置的时钟数据、第一脚本、第二脚本、第三脚本、第四脚本、存储有计算机程序的存储器和处理器,其中,芯片设计包括多个实例,所述时钟数据包括第一时钟数据信息、第二时钟数据信息和第三时钟数据信息;所述第一时钟数据信息包括芯片设计中每一实例对应的时钟名称和每一时钟名称对应的特征列表,每一特征列表包括至少一个时钟特征信息;所述第二时钟数据信息包括用于生成第一设计约束文件的基本时钟信息,所述第三时钟数据信息包括用于生成第二设计约束文件的基本时钟信息。本发明提高了芯片时钟数据处理的效率和准确率。
  • 校准时钟信号的方法以及对应的电子设备和系统-202310228545.7
  • R·孔多雷利;A·蒙德罗;M·A·卡拉诺 - 意法半导体股份有限公司
  • 2023-03-10 - 2023-09-12 - G06F1/04
  • 本公开的实施例涉及校准时钟信号的方法以及对应的电子设备和系统。一种方法,包括:提供具有参考周期的参考时钟信号;提供具有采样时钟周期的采样时钟信号,该采样时钟周期比参考时钟信号的参考周期更短;将第一子周期测量为第一子周期与采样时钟信号的周期的第一比率;将第二子周期测量为第二子周期与采样时钟信号的周期的第二比率;检测具有比参考周期大的时钟周期的时钟信号的起始沿;基于第一比率、第二比率和检测到的起始沿来产生重建参考信号;将时钟信号的时钟周期与重建参考信号的周期进行比较以获得指示它们之间的差异的差分信号;以及将该差分信号提供给用户电路系统以用于校准时钟信号。
  • 一种时钟保护装置和一种测控系统-202223570526.2
  • 关盈;刘强 - 山东云海国创云计算装备产业创新中心有限公司
  • 2022-12-23 - 2023-08-15 - G06F1/04
  • 本实用新型提出了一种时钟保护装置和一种测控系统,包括基准电压模块、电源切换模块、低压监测模块和电容充电模块;基准电压模块的电压输出端连接至电源切换模块中第二比较器的负向输入端;第二比较器的正向输入端连接基准电压;第二比较器的输出端通过电源选通模块后连接至低压监测模块的输入端;低压监测模块输出电压监测信号;基准电压模块的电压输出端连接至电容充电模块的输入端;低压监测模块输出电压监测信号输入至电容充电模块的开关模块,电容充电模块的输出端通过充电信号连接至待充电电容。基于该装置,还提出了一种测控系统。本实用新型适用于测控技术领域,提高了测控系统时钟电路工作的稳定性。
  • 基于电网工频时钟源的自适应方法-202010915119.7
  • 林枝堂;罗钊明;潘叶江 - 华帝股份有限公司
  • 2020-09-03 - 2023-08-11 - G06F1/04
  • 本发明公开了基于电网工频时钟源的自适应方法,包括如下步骤:系统上电初始化;确定所在电网的工频值;根据所在电网的工频值将系统的时钟源切换至对应的计时程序适应。本发明的基于电网工频时钟源的自适应方法,通过首先确定所在电网的工频值,然后根据所在电网的工频值将系统的时钟源切换至对应的计时程序适应,从而将系统的时钟源作为计时工具,确保系统稳定和精准控制。
  • 时钟数据恢复方法、电子设备和介质-202310466790.1
  • 吕正祥;李旭;李菲 - 上海合见工业软件集团有限公司
  • 2023-04-27 - 2023-08-04 - G06F1/04
  • 本发明涉及芯片技术领域,尤其涉及一种时钟数据恢复方法、电子设备和介质,包括步骤S1、基于F确定T1、λ、E和D;步骤S2、将R、t的初始值设置为0,从预设的时间起点开始,基于T1生成波形数据,当t=λ时,执行步骤S3;步骤S3、基于(R+E)更新R;步骤S4、若R的绝对值小于D,则执行步骤S6,否则,执行步骤S5;步骤S5、若E0,将t修正为(t‑D),基于(R+D)更新R;若E0,则将t的值修正为(t+D),获取(R‑D)的值Z,并将R的值更新为Z;返回步骤S3;步骤S6、继续基于T1生成波形数据,当运行λ时,返回步骤S3。本发明能够提高时钟数据的准确性,从而提高波形数据的准确性。
  • 一种时钟相位调整方法及相关装置-202111130077.7
  • 黄广奎;张闯;刘科 - 苏州浪潮智能科技有限公司
  • 2021-09-26 - 2023-07-25 - G06F1/04
  • 本申请公开了一种时钟相位调整方法,包括:获取多种配置参数;根据预设周期逐次将不同的所述配置参数配置到所述锁相环,以使所述锁相环输出不同相位的时钟;分析所述锁相环每次输出的所述时钟与测试数据的相位关系,得到测试结果;根据各所述测试结果选择目标配置参数,并将所述目标配置参数配置到所述锁相环。应用该方法能够提高FPGA板卡对环境差异等固有差异的抵抗能力,使每块板卡都能正常工作。本申请还公开了一种时钟相位调整装置、设备以及计算机可读存储介质,均具有上述技术效果。
  • 一种多通道信号发生器及使用方法-202310422936.2
  • 金志英 - 深圳市瑞信集成电路有限公司
  • 2023-04-13 - 2023-06-30 - G06F1/04
  • 本发明提供了一种多通道信号发生器及使用方法,所述防尘组件包括多通道信号发生器主体、LCD显示屏、电源插孔、电源开关键、防尘罩、滑槽、挡板、支撑架、套杆、套筒、卡齿、弹簧和楔齿槽;所述LCD显示屏的后表面安装于多通道信号发生器主体的前表面左侧。本发明通过左右移动挡板可使楔齿槽挤压卡齿,卡齿将挤压力传导至弹簧,弹簧反复伸缩,挡板滑动于卡齿的上表面,当不再移动挡板时,在弹簧的弹力作用下推动卡齿卡住楔齿槽,将挡板锁定,使挡板拥有随时移动且可随时停止的效果,当信号发生器不工作时,将挡板向防尘罩内部推动至完全将防尘罩的开口处挡住,弹簧配合卡齿将挡板固定,可将信号接口保护在防尘罩和挡板构成的空间内部。
  • 一种基于选择信号和偏移信号的时钟毛刺信号生成方法-202310257334.6
  • 周睿 - 天翼云科技有限公司
  • 2023-03-09 - 2023-06-27 - G06F1/04
  • 本发明公开了一种基于选择信号和偏移信号的时钟毛刺信号生成方法,包括:基于初始时钟信号在时钟上延时Δt,获得第二时钟信号;基于第二时钟信号在时钟上延时Δt,获得第三时钟信号;将时钟沿信号trigger的电平置为高电平,将第三时钟信号的上升沿部分和第二时钟信号的下降时钟沿部分进行叠加,获得时钟信号clk_error;将时钟信号clk_error注入执行AES高级加密标准算法流程的指定时钟周期,通过在需要产生故障时钟信号的时钟运行区间内,将trigger信号修改为高电平,生成第一故障时钟信号。本发明生成时钟毛刺信号花费成本低、不会对加密算法执行设备进行内部结构的破坏,具有很高的适用性。
  • 时钟控制电路模块、存储器存储装置及时钟控制方法-202310285205.8
  • 孙世洋;吴冠纬 - 群联电子股份有限公司
  • 2023-03-22 - 2023-06-23 - G06F1/04
  • 本发明提供一种时钟控制电路模块、存储器存储装置及时钟控制方法。所述时钟控制电路模块用以:产生时钟信号;接收第一信号与所述时钟信号并根据所述时钟信号对第一信号进行取样以产生第一取样信号与第二取样信号;根据第一取样信号与第二取样信号分别获得第一目标信号的第一转态点所对应的第一位置信息与第二目标信号的第二转态点所对应的第二位置信息;以及根据第一位置信息与第二位置信息评估第一信号与所述时钟信号之间的频率偏移状态。由此,可提高信号接收端的信号接收质量。
  • 时钟展频侦测电路及方法-202111227651.0
  • 崔杰;鲍乐梅 - 苏州浪潮智能科技有限公司
  • 2021-10-21 - 2023-06-09 - G06F1/04
  • 本申请公开了一种时钟展频侦测电路及方法,包括:N个用于侦测对应频率的谐波的侦测电路、用于汇总侦测电路输出的侦测信号的信号汇总电路和展频控制电路;本申请通过多路侦测电路侦测不同波次的谐波是否超过预设的阈值产生超过预设范围的电磁辐射,一旦检测到超过预设的电磁范围,则信号汇总电路根据任一侦测电路输出的触发信号,输出开启信号至展频控制电路,展频控制电路根据开启信号开启展频功能,在没有侦测到超过预设范围的电磁辐射时,展频控制电路没有接收到开启信号,则自动关闭展频功能,通过设置能够侦测电磁辐射超标的侦测电路和具备自动开关的展频控制电路,实现展品功能自动开启关闭功能,避免了长时间开启展频功能造成的负面影响。
  • 电路装置、振荡器、电子设备以及移动体-201810385116.X
  • 山本壮洋 - 精工爱普生株式会社
  • 2018-04-26 - 2023-06-02 - G06F1/04
  • 提供电路装置、振荡器、电子设备以及移动体,能够在振荡电路的启动时输出适当的时钟信号。电路装置包含:第1振荡电路;第2振荡电路;时钟信号输出电路,其输出基于第1振荡电路的输出信号的时钟信号;以及输出控制电路,其进行时钟信号输出电路的输出控制。输出控制电路具有计数电路,该计数电路根据第2振荡电路的输出信号进行计数处理,计数电路根据计数处理的结果对时钟信号输出电路输出时钟信号的输出使能信号。
  • MCU芯片内部时钟校准方法及电路-202310209845.0
  • 王佐;葛俊;苏振权;李鹏;余景亮;曾豪 - 珠海极海半导体有限公司
  • 2023-03-06 - 2023-05-30 - G06F1/04
  • 本申请提供一种MCU芯片内部时钟校准方法及电路。该方法包括:采集MCU芯片内部时钟输出的实际频率值,并确定所述实际频率值是否在预设目标频率范围内;若否,则根据所述实际频率值确定对应的第一校准值,并根据所述实际频率值、所述第一校准值及所述预设目标频率范围确定校准中心值;将所述校准中心值写入所述MCU芯片,以调整所述MCU芯片内部时钟输出的实际频率值。本申请的方法,能够自动对MCU芯片进行时钟校准,无需人工校准,提高了芯片校准效率,而且有效减少了误差。此外,还能够进行微调,以确保实际频率值在预设目标频率范围内,准确地校准芯片内部时钟的频率。
  • 时钟信号的分频方法、装置、芯片、设备和介质-202310200763.X
  • 杨忠凯;张宝祺;董骥 - 龙芯中科技术股份有限公司
  • 2023-02-28 - 2023-05-30 - G06F1/04
  • 本申请提供的时钟信号的分频方法、装置、芯片、设备和介质,属于计算机技术领域,所述方法包括:获取时钟信号的初始频率和目标频率;利用所述初始频率和所述目标频率进行取整运算,得到分频系数整数部分;对所述初始频率和所述分频系数整数部分进行放大;利用所述目标频率、放大后的初始频率、放大后的分频系数整数部分进行取整运算,得到分频系数小数部分;基于所述分频系数整数部分和所述分频系数小数部分所组成的小数分频系数,对时钟信号执行分频操作。
  • 一种时间处理方法及装置-202310026519.6
  • 董晓峰;高超;李明钢;彭立;马建新 - 北京广利核系统工程有限公司
  • 2023-01-09 - 2023-05-23 - G06F1/04
  • 本申请公开了一种时间处理方法及装置,在该方法中,将软件代码中的目标时间数据类型转换为预设时间数据类型;获取网络时间协议NTP时间戳;将NTP时间戳对应的NTP时间与预设时间进行比较,确定当前时间,预设时间大于NTP初始时间;根据当前时间,对软件对应的应用系统进行校时处理。可见,该方法既将软件代码中的目标时间数据类型转换为可以支持2038年后的时间的预设时间数据类型;又对得到的NTP时间戳与预设时间进行比较,确定正确的当前时间进行校时处理,既避免修改其他数据结构,又避免直接将NTP时间戳对应的NTP时间确定为当前时间进行校时处理,而是根据预设时间数据类型和正确的当前时间进行时间处理,软件能够正常运行,从而延长软件的使用时间。
  • 具有同步输出的设备-202211469324.0
  • F·拉罗萨;T·乔维纳齐 - 意法半导体(鲁塞)公司
  • 2022-11-22 - 2023-05-23 - G06F1/04
  • 本公开的实施例涉及具有同步输出的设备。本说明涉及一种电子设备,包括:第一输入,被配置成接收时钟信号,通过第一输入缓冲器被耦合到第一电路;以及至少一个输出,通过输出缓冲器被耦合到第一电路,该输出缓冲器在时钟信号的第一边沿上被同步,其中第一输入缓冲器包括被耦合到第一输入的数据输入,并且被配置成在时钟信号的每个第一边沿之后的持续时间期间,不管其数据输入上的值如何,维持其输出上的值恒定。
  • 半导体装置和操作半导体装置的方法-201710599626.2
  • 金相佑;权锡南;宋陈煜 - 三星电子株式会社
  • 2017-07-21 - 2023-05-23 - G06F1/04
  • 本发明提供一种半导体装置和操作半导体装置的方法。所述半导体装置包括:电力门控电路,包括同步复位触发器;保持电路,包括保持触发器;时钟管理电路,被配置为向电力门控电路和保持电路提供操作时钟;电力管理电路,被配置为将电力门控信号发送到电力门控电路、保持电路和时钟管理电路。电力门控电路被激活以进入电力降低模式。保持电路保持半导体装置的状态。当从电力降低模式退出时,电力管理电路被配置为在向保持电路发信号以取消保持状态之前完成电力门控电路的复位操作,恢复半导体装置的状态。
  • 流水线时钟驱动电路、计算芯片、算力板和计算设备-202310130858.9
  • 李楠;郭海丰;范志军;段恋华 - 深圳比特微电子科技有限公司
  • 2023-02-02 - 2023-05-09 - G06F1/04
  • 本公开涉及流水线时钟驱动电路、计算芯片、算力板和计算设备。公开了一种流水线时钟驱动电路,用于为流水线提供脉冲时钟信号,包括:多级时钟驱动电路,每一级用于为流水线的相应运算级提供脉冲时钟信号;时钟源,耦合到第一级时钟驱动电路的输入,每一级时钟驱动电路包括:触发器,耦合到本级时钟驱动电路的输入;延时模块,包括第一延时子模块,其对触发器输出的脉冲信号进行延时,将延时后的脉冲信号作为反馈脉冲信号反馈到触发器;组合逻辑模块,对脉冲信号和反馈脉冲信号进行组合逻辑运算来产生脉冲时钟信号以提供到相应运算级,其中延时模块还包括第二延时子模块,其对脉冲信号进行延时,将延时后的脉冲信号输出到下一级时钟驱动电路。
  • 一种处理器的计时方法及装置-202011562837.7
  • 赖雪峰;李学成 - 联想未来通信科技(重庆)有限公司
  • 2020-12-25 - 2023-04-28 - G06F1/04
  • 本发明公开一种处理器的计时方法及装置,包括:根据辅处理器按照预设周期生成的第一计时信号,和当前长周期与当前短周期的比例值,确定所述当前长周期对应的计数参数;当主处理器运行的机器周期满足所述计数参数,所述主处理器生成第二计时信号;根据所述第二计时信号在所述当前长周期中确定出所述当前短周期;由此使得辅处理器发送第一计时信号的频率显著下降,避免了主处理器过于频繁的响应;以适用于时隙理论时长较短的通信场景;在每个长周期中重新确定计数参数,能够使每个长周期中计数参数对应物理时长,均与短周期的标准时长基本一致,从而有效的避免上述情况产生的误差随时间积累。
  • 一种芯片内时钟电路-202223001296.8
  • 刘博;李自强 - 裕太微电子股份有限公司
  • 2022-11-10 - 2023-04-28 - G06F1/04
  • 本实用公开一种芯片内时钟电路,包括:时钟检测模块,所述时钟检测模块的第一输入端连接振荡电路的输出端,所述时钟检测模块的第二输入端连接外部时钟电路,所述时钟检测模块的输出端连接外部的功能电路;校准模块,所述校准模块的输入端连接所述时钟检测模块的输出端,所述校准模块的输出端连接所述振荡电路的校准端。有益效果在于:通过在芯片内时钟电路中引入时钟检测模块和校准模块,从而可依赖外部时钟电路对芯片内的振荡电路进行校准,随后再由芯片内的振荡电路提供时钟信号,而不依赖外部时钟电路,在实现较为准确的时钟信号输出的情况下降低了电路整体的功耗。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top