[发明专利]电路板制作方法有效
申请号: | 201210363082.7 | 申请日: | 2012-09-26 |
公开(公告)号: | CN103687344A | 公开(公告)日: | 2014-03-26 |
发明(设计)人: | 胡文宏 | 申请(专利权)人: | 宏启胜精密电子(秦皇岛)有限公司;臻鼎科技股份有限公司 |
主分类号: | H05K3/46 | 分类号: | H05K3/46;H05K3/38 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 066000 河北省*** | 国省代码: | 河北;13 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电路板 制作方法 | ||
技术领域
本发明涉及电路板制作领域,尤其涉及一种具有凹槽结构的电路板制作方法。
背景技术
印刷电路板因具有装配密度高等优点而得到了广泛的应用。关于电路板的应用请参见文献Takahashi, A. Ooki, N. Nagai, A. Akahoshi, H. Mukoh, A. Wajima, M. Res. Lab, High density multilayer printed circuit board for HITAC M-880,IEEE Trans. on Components, Packaging, and Manufacturing Technology, 1992, 15(4): 418-425。
由于电子设备小型化的需求,通常在电路板中设置有凹槽结构,该封装凹槽用于与其他封装或者插接的电子元件相互配合,从而减小整个电路板封装所占据的空间。然而,现有技术中,在凹槽结构底部的内层导电线路表面形成可剥离层,可以有效避免后续进行压合过程中胶层与上述的内层导电线路接触,从而可以避免凹槽结构的底部的导电线路在形成凹槽结构的过程中受到损坏。但是,内层导电线路表面形成的可剥离层增加了电路板制作的成本。
发明内容
因此,有必要提供一种电路板及其制作方法,能够降低电路板的制作成本。
以下将以实施例说明一种电路板及其制作方法。
一种电路板的制作方法,包括步骤:提供芯层基板,所述芯层基板包括去除区域及环绕连接所述去除区域的线路区域,所述芯层基板包括第一介电层,第一介电层具有相对的第一表面和第二表面;在位于线路区域所述第一表面形成第一导电线路层,在位于线路区域的所述第二表面形成第二导电线路层,在位于去除区域的所述第一表面形成离型金属层,所述离型金属层具有远离第一表面的光滑表面;在所述光滑表面形成蚀刻阻挡层;对第一导电线路层的表面及离型金属层未被蚀刻阻挡层覆盖的表面进行粗化处理;从所述光滑表面去除所述蚀刻阻挡层;在第一导电线路层及离型金属层一侧压合第二介电层;在第二介电层远离第一介电层的表面形成第三导电线路层;对所述第三导电线路层的表面进行粗化处理;在第三导电线路层一侧压合第四介电层;在第四介电层远离第二介电层的表面形成第五导电线路层;以及沿着所述去除区域与线路区域的交界线,自所述第一介电层向第二介电层形成环形的切口,使用外力使得所述光滑表面与第二介电层相互分离,并将被所述切口环绕的第一介电层及离型金属层去除形成凹槽,所述第二介电层从所述凹槽内露出。
一种电路板,包括依次设置的第五导电线路层、第四介电层、第三导电线路层、第二介电层、第一导电线路层、第一介电层及第二导电线路层,所述电路板内形成有凹槽,凹槽自第二导电线路层一侧向第二介电层开设,第二介电层从凹槽内露出,所述第一导电线路层与第二介电层相结合的表面及第三导电线路层与第四介电层相结合的表面为经过粗化处理的粗糙表面。
与现有技术相比,本实施例提供的电路板制作方法,在制作第一导电线路层时制作了离型金属层,离型金属层具有光滑表面,并对第一导电线路层表面、第二导电线路层表面、第三导电线路层表面及第四导电线路层表面进行了粗化处理,而离型金属层的光滑表面相对光滑,第二介电层与第一导电线路层表面的结合力和第三介电层与第二导电线路层之间的结合力均大于第二介电层与光滑表面之间的结合力,这样,在形成凹槽过程中,离型金属层与第二介电层容易相互分离而形成凹槽。因此,本技术方案提供的电路板制作方法,无需另外在制作凹槽时设置可剥离层,从而可以降低电路板制作的成本。
附图说明
图1是本技术方案实施例提供的芯层基板的剖面示意图。
图2是图1的芯层基板中形成第一通孔后的剖面示意图。
图3至图4是图2中的第一通孔中形成第一导电金属材料并在第一介电层的第一表面形成第一导电线路层和离型金属层,在第一介电层的第二表面形成第二导电线路层后的剖面示意图。
图5是图4的离型金属层表面形成蚀刻阻挡层后的剖面示意图。
图6是对图5中的第一导电线路层表面及第二导电线路层表面进行粗化处理后的剖面示意图。
图7是去除图6中的蚀刻阻挡层后的剖面示意图。
图8是在图7的第一导电线路层一侧形成第三介电层并在第二导电线路层一侧形成第二介电层后的剖面示意图。
图9是图8形成第二导电孔、第三导电孔、第三导电线路层及第四导电线路层后的剖面示意图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于宏启胜精密电子(秦皇岛)有限公司;臻鼎科技股份有限公司,未经宏启胜精密电子(秦皇岛)有限公司;臻鼎科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210363082.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:服务器温度控制柜
- 下一篇:一种多层盲孔印制线路板的盲孔保护方法