专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果11233246个,建议您升级VIP下载更多相关专利
  • [发明专利]数据提取电路-CN202210017756.1在审
  • 李思曼 - 长鑫存储技术有限公司
  • 2022-01-07 - 2023-07-18 - G11C7/10
  • 本申请提提供一种数据提取电路,包括:第一输入电路,其输入在第一数据时钟信号的触发下建立第一输入数据及在第二数据时钟信号的触发下建立第二输入数据,用于在锁存时钟信号的触发下锁存第一输入数据和第二输入数据;第二输入电路,其输入在第一数据时钟信号的触发下建立第一标识数据及在第二数据时钟信号的触发下建立第二标识数据,用于在锁存时钟信号的触发下锁存第一标识数据和第二标识数据,输出电路,其设有第一输出和第二输出,其与第一输入电路连接,还与第二输入电路连接,用于在第一标识数据和第二标识数据的控制下,在第一输出输出第一输入数据,并在第二输出同步输出第二输入数据,以实现对两个周期数据的区分。
  • 数据提取电路
  • [发明专利]高性能低功耗主从型D触发器-CN200510086548.3无效
  • 杨华中;高红莉;乔飞;汪蕙 - 清华大学
  • 2005-09-30 - 2006-03-08 - H03K3/012
  • 本发明属于D触发器设计技术领域,其特征在于,该触发器包括:对时钟信号进行反相的反相器;触发驱动电路,它设有一个与该反相器输出端相连的时钟信号输入以及触发信号输入;从动型触发电路,它的触发驱动信号输入与该触发驱动电路的输出端相连,它的时钟信号输入与该反相器的输入端相连;在时钟信号上升沿到来时,从动型触发电路就发生翻转,使正确的信号输出。
  • 性能功耗主从触发器
  • [发明专利]视频帧同步系统、视频处理设备和视频帧同步方法-CN201880091867.9有效
  • 宗靖国;周晶晶;刘伟欣 - 西安诺瓦星云科技股份有限公司
  • 2018-09-26 - 2021-08-06 - G09G5/00
  • 本申请实施例公开一种视频帧同步系统,包括:同步信号检测比较器,包括参考场同步信号输入、反馈场同步信号输入、和检测比较结果输出;控制器,连接所述同步信号检测比较器的所述检测比较结果输出;可编程时钟生成器,连接所述控制器;视频时序生成器,包括视频时序配置参数输入、像素时钟信号输入、和视频时序信号输出,所述视频时序配置参数输入连接所述控制器,所述像素时钟信号输入连接所述可编程时钟生成器,所述视频时序信号输出连接所述同步信号检测比较器的所述反馈场同步信号输入;以及视频编码器,连接所述视频时序生成器的所述视频时序信号输出
  • 视频同步系统处理设备方法
  • [发明专利]管脚输入电路及芯片-CN202210149402.2有效
  • 马继荣 - 北京紫光青藤微系统有限公司
  • 2022-02-18 - 2023-07-18 - H02M1/04
  • 本申请涉及集成电路设计技术领域,公开一种管脚输入电路。通过时钟端口连接时钟信号提供时钟信号,通过缓冲器为芯片的时钟端口提供缓冲后的时钟信号,并通过与时钟端口连接的第一电容和与芯片的电源输入连接的第一开关模块导通时钟端口和芯片的电源输入之间的电路,通过与时钟端口连接的第二电容和与芯片的电源输出连接的第二开关模块导通时钟端口和芯片的电源输出之间的电路,从而在该管脚输入电路应用于芯片的情况下,能够减小电源输入和电源输出的打线等效的电感上的压降,从而降低了电源输入和电源输出的打线等效的电感造成的电源扰动。
  • 管脚输入电路芯片
  • [发明专利]多相位串行数据采样时钟信号的产生电路-CN202310720226.8在审
  • 李皓龙;郭浩阳;王克;朱泉宇;冯立伟 - 河南矽思微电子有限公司
  • 2023-06-19 - 2023-08-29 - H03K23/58
  • 本发明公开一种多相位串行数据采样时钟信号的产生电路,属于分频电路技术领域,包括四相时钟信号产生电路,用于产生第一相时钟信号、第二相时钟信号、第三相时钟信号和第四相时钟信号;第一四选一选择器,输入分别输入第一相时钟信号、第二相时钟信号、第三相时钟信号和第四相时钟信号,控制分别输入第一位控制信号和第二位控制信号,输出输出第一时钟信号;二选一选择器;第一采样电路;第二采样电路;第三采样电路;第四采样电路;第五采样电路本发明结构简单,所使用的信号较少,逻辑电路实现更方便,而且功率消耗较低,版图所需面积较小,能够降低成本。
  • 多相串行数据采样时钟信号产生电路
  • [发明专利]一种可产生多路同步时钟的示波器-CN201210088600.9有效
  • 史慧;王悦;王铁军;李维森 - 北京普源精电科技有限公司
  • 2012-03-29 - 2017-10-24 - G01R13/02
  • 一种可产生多路同步时钟的示波器,包括一个时钟产生模块,一个控制处理模块,两个模数转换器,在所述控制处理模块的触发同步信号输出和所述两个模数转换器的同步输入引脚之间还具有一个高速触发模块和一个第一时钟扇出模块,所述时钟产生模块输出一个与采样时钟信号同相位的同步时钟信号给高速触发模块的时钟输入,所述控制处理模块的触发同步信号输出输出一个触发同步信号给高速触发模块的数据输入,所述高速触发模块输出一个快沿同步信号给第一时钟扇出模块,所述第一时钟扇出模块将所述快沿同步信号分为两路,分别输出给两个模数转换器的同步输入引脚。本发明提供的示波器不需要采样时钟停止输入即可实现模数转换器的同步。
  • 一种产生同步时钟示波器
  • [发明专利]相位插值系统-CN202010694080.0在审
  • 王慧;刘寅 - 牛芯半导体(深圳)有限公司
  • 2020-07-17 - 2020-11-06 - H03K5/135
  • 本申请提供了一种相位插值系统,相位插值系统包括多个并联的相位插值单元,相位插值单元的输入端接收选择命令和多个不同相位的时钟信号,相位插值单元的输出与输出单元相连,相位插值单元包括:时钟选择电路,用于根据选择命令从多个不同相位的时钟信号中选择一个时钟信号作为控制信号;第一控制开关,控制端接收控制信号的反相信号输入连接中间节点,中间节点连接电流源,输出作为相位插值单元的输出;第二控制开关,控制端接收控制信号输入连接中间节点,输出连接电压,多个相位插值单元输出的电流在输出单元的输入进行融合,根据融合的电流输出一个时钟信号,从而帮助CDR同时工作在多种相位不同的时钟信号下。
  • 相位系统
  • [发明专利]GOA电路、阵列基板和显示装置-CN201780050125.7有效
  • 管曦萌 - 深圳市柔宇科技股份有限公司
  • 2017-05-15 - 2021-09-24 - G09G3/36
  • 公开了一种GOA电路(10),用于为像素矩阵(20)提供扫描脉冲信号。GOA电路(10)包括级联的多个GOA单元(12)。每个GOA单元(12)具有关闭机制,关闭机制包括活跃状态和非活跃状态。每个GOA单元(12)包括使能输入(EN)、时钟信号(CLKB)和输出(OUT)。使能输入(EN)用于接收使能输入信号时钟信号(CLKB)用于接收时钟信号。当关闭机制处于非活跃状态时,输出(OUT)根据使能输入信号时钟信号输出扫描脉冲信号。当关闭机制处于活跃状态时,输出(OUT)截止输出扫描脉冲信号
  • goa电路阵列显示装置
  • [发明专利]一种高精度延迟时钟生成电路及芯片-CN202211599819.5在审
  • 刘帅;何代明 - 天津兆讯电子技术有限公司
  • 2022-12-12 - 2023-05-23 - H03K5/133
  • 本发明公开了一种高精度延迟时钟生成电路及芯片。该延迟时钟生成电路包括时钟延迟链单元、延迟时钟输出单元、原始时钟输出单元和选通控制单元。其中,外部给定时钟信号端口与时钟延迟链单元及原始时钟输出单元的输入连接;时钟延迟链单元的多个输出分别与延迟时钟输出单元的多个输入对应连接,延迟时钟输出单元的输出与延迟时钟生成电路的第一输出连接;原始时钟输出单元的输出与延迟时钟生成电路的第二输出连接;外部系统控制信号端口与选通控制单元的输入连接,选通控制单元的输出与延迟时钟输出单元及原始时钟输出单元的控制连接。该延迟时钟生成电路实现了一个或多个延迟时钟信号的产生和可调输出。
  • 一种高精度延迟时钟生成电路芯片
  • [发明专利]基于CPLD的机器人视觉导航系统-CN200610043038.2无效
  • 潘峥嵘;杜宝强;陈若珠;徐猛;张宁;朱翔;曲培娟 - 兰州理工大学
  • 2006-06-21 - 2007-03-14 - G01C21/26
  • 基于CPLD的机器人视觉导航系统,由彩色线阵CCD传感器、A/D转换器、CPLD处理控制电路、外部存储器、驱动电路组成,其中彩色线阵CCD传感器的信号输出连接到A/D转换器的信号输入,彩色线阵CCD传感器的时钟信号输入连接到CPLD处理控制电路的时钟信号输出,A/D转换器的数据输出连接到CPLD处理控制电路的数据输入,A/D转换器(2)的时钟信号输入连接到CPLD处理控制电路的时钟信号输出,CPLD处理控制电路的数据输入连接到外部存储器的数据输出,CPLD处理控制电路的信号输出连接到驱动电路的信号输入
  • 基于cpld机器人视觉导航系统
  • [发明专利]一种双路输出频率可调时钟信号发生器-CN201711348413.9有效
  • 栗伟周;殷志锋;李瑞华;葛新锋 - 许昌学院
  • 2017-12-11 - 2023-10-27 - H03K5/15
  • 一种双路输出频率可调时钟信号发生器包括占空比电压转换电路、延迟振荡电路。两路可实现占空比动态缩放的差分信号分别从占空比电压转换电路的两个输入输入,并转化为两路压控信号输出。两路压控信号分别输入延迟振荡电路的控制,并最终输出两路频率相同的时钟信号。通过对输入差分信号进行占空比缩放,可改变时钟信号发生器的输出信号频率。本发明的双路压控结构使其输出的时钟频率信号更加高效且精准。针对电路系统对不同频率时钟信号的需求,本发明通过缩放输入差分信号的占空比,可在较宽频率范围内输出时钟信号
  • 一种输出频率可调时钟信号发生器

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top