专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果3010398个,建议您升级VIP下载更多相关专利
  • [发明专利]微码修补系统及方法-CN200710104422.3无效
  • 李明鸿 - 联发科技股份有限公司
  • 2007-04-20 - 2008-06-25 - G06F9/22
  • 本发明提供一种微码修补系统,包括存储器单元、地址选取单元及捕捉及修补逻辑单元。存储器单元根据选取输出地址被存取。地址选取单元用以提供第一输出地址。捕捉及修补逻辑单元耦接于地址选取单元及记忆单元之间,用以判断第一输出地址是否与至少一错误地址当中任一相符,并且当第一输出地址与错误地址当中的一个相符时,选出一选取修补地址作为第二输出地址,当第一输出地址与错误地址均不相符时,选取第一输出地址作为第二输出地址,其中第二输出地址耦接于存储器单元。本发明提供的微码修补系统,不需要存取需修补、修正或扩展的ROM地址,并且修补存储器的修补地址的产生过程也不会干扰到下一ROM地址的正常产生流程,因而能够节省电力及时间。
  • 微码修补系统方法
  • [发明专利]地址选择电路及其控制方法、存储器-CN202210287583.5在审
  • 曹先雷;范习安 - 长鑫存储技术有限公司
  • 2022-03-23 - 2022-06-21 - G11C11/406
  • 本公开实施例涉及一种地址选择电路及其控制方法、存储器,地址选择电路包括地址接收模块、行锤地址生成模块及译码模块,地址接收模块用于响应第一选择信号输出第一地址输出信号,第一地址输出信号包括接收的常规刷新地址信号或激活地址信号;行锤地址生成模块用于根据第一选择信号、实际激活地址信号及第一地址输出信号,生成第二地址输出信号及行锤地址冗余标识;译码模块用于根据第二地址输出信号及行锤地址冗余标识生成目标地址及实际激活地址信号。本实施例能够自动识别目标地址的行锤地址中的冗余地址,还能够自动识别出目标地址是否为冗余地址,对识别出的冗余地址进行修补,并刷新修补后字线对应的行锤地址,提高存储器的性能及可靠性。
  • 地址选择电路及其控制方法存储器
  • [发明专利]一种内部总线地址重映射装置-CN202111357545.4在审
  • 朱亚鸥;顾大晔;刘国成;王秋实;许业宽;潘菲;周乐 - 安徽芯纪元科技有限公司
  • 2021-11-16 - 2022-02-15 - G06F13/16
  • 本发明公开了一种内部总线地址重映射装置,地址重映射装置部署于总线地址输出与存储器地址输入之间,对总线的读写地址进行训练,调整地址映射规则后,输出至存储器地址输入端口;地址重映射装置包括地址输入输出单元、效率比较单元,地址输入输出单元与效率比较单元双向连接;效率比较单元在既定训练量下,通过计算比较得出变化率相对较低的地址重映射窗口位宽所在位置;地址输入输出单元接收地址总线的地址输入,根据效率比较单元计算出的变化率相对较低的地址重映射窗口位宽所在位置,将输入地址进行重映射排列后输出至存储器地址输入端口。本发明给予用户更自由的选择,以及更大的地址调整空间,有效提高访问效率。
  • 一种内部总线地址映射装置
  • [发明专利]半导体存储器-CN201811325774.6在审
  • 冀康灵;尚为兵 - 长鑫存储技术有限公司
  • 2018-11-08 - 2020-05-15 - G11C11/4063
  • 本发明实施例提供一种半导体存储器,包括:存储阵列;行地址处理单元,用于输出地址;块地址处理单元,用于输出地址;列地址处理单元,用于输出地址;映射因子生成单元,用于产生映射因子,所述映射因子生成单元的输出端连接于所述行地址处理单元的输出端、所述块地址处理单元的输出端和所述列地址处理单元的输出端中的至少一个,以及所述映射因子生成单元的输出端还连接于所述存储阵列;其中,所述存储阵列接收所述映射因子与所述行地址、所述块地址和所述列地址的至少一个进行逻辑处理之后的结果
  • 半导体存储器
  • [发明专利]刷新电路及存储器-CN202011217665.X在审
  • 范习安 - 长鑫存储技术有限公司
  • 2020-11-04 - 2022-05-06 - G11C16/08
  • 本发明实施例提供一种刷新电路以及存储器,刷新电路包括:信号选择器,用于选择常规字线逻辑地址和冗余字线逻辑地址之一作为输出,记其输出信号为第一逻辑地址;行地址锁存器,与信号选择器输出端连接,用于根据第一逻辑地址输出行锤地址和行锤标志信号;种子运算器,与行地址锁存器输出端连接,用于根据行锤地址产生种子地址;逻辑运算器,与种子运算器输出端连接,用于根据种子地址得到行锤刷新地址,行锤刷新地址为种子地址的相邻物理地址;预解码单元,与逻辑运算器的输出端连接,用于接收行锤刷新地址,并将行锤刷新地址转换为物理地址以供存储器的存储阵列进行刷新操作。
  • 刷新电路存储器
  • [发明专利]智能刷新器件-CN201510004083.6有效
  • 洪德和;朴相一 - 爱思开海力士有限公司
  • 2015-01-04 - 2021-01-01 - G11C11/406
  • 一种智能刷新器件包括:地址控制块,被配置成判断特定的行地址是否为行锤地址,以及将第一行锤地址反相并且执行地址的加法/减法;修复控制块,被配置成判断行锤地址是否为修复地址,并且输出储存的修复地址作为第二修复控制信号;修复地址储存块,被配置成储存地址控制块的输出地址,并且输出储存的地址作为锁存地址;熔丝块,被配置成将表示与修复地址有关的信息的修复信号输出至修复控制块,并且根据锁存地址输出译码信号;以及运算器,被配置成根据加法信号和减法信号来对译码信号进行加法和减法
  • 智能刷新器件
  • [发明专利]指令高速缓存和指令翻译后备缓冲器的控制器及控制方法-CN200510106941.4无效
  • 郑盛宇 - 三星电子株式会社
  • 2005-09-22 - 2006-04-12 - G06F9/38
  • 控制器包括:输出当前指令地址的处理器核心;执行所输出的当前指令地址的分支预测以输出最终分支预测值的分支预测器;在分支预测器执行分支预测的同时预测所输出的当前指令地址的分支目标地址、以便输出预测目标地址的分支目标缓冲器;和地址选择单元,选择和输出预测目标地址和其中分支预测结果不是“采用”的当前指令地址之一,其中假定当前指令的先前指令不是分支指令,则在先前指令地址的分支预测和分支目标地址预测结束之前,启动当前指令地址的分支预测和分支目标地址预测,其中从地址选择单元输出地址唤醒使用动态电压缩放的指令高速缓存和指令TLB的相应高速缓存线。
  • 指令高速缓存翻译后备缓冲器控制器控制方法
  • [发明专利]存储器读取接口-CN02130268.5有效
  • 陈冠州 - 联发科技股份有限公司
  • 2002-08-22 - 2004-02-25 - G06F3/00
  • 一种存储器读取接口,包含:地址锁存器,接收微控制器的地址数据多任务总线与地址锁存使能信号,并在该信号使能时,将地址数据多任务总线的信号锁存住并输出低位地址信号;多任务器,接收地址锁存器输出的低位地址信号与微控制器输出的高位地址信号以及微处理器输出地址信号,并由微控制器的第一控制信号控制,将微控制器的地址信号输出或将微处理器的地址信号输出,作为存储器的地址信号;和数据缓冲器,接收存储器的数据总线信号,并由微控制器的第二控制信号控制,在微控制器的数据周期将数据总线的信号输出至微控制器的地址数据多任务总线,在微控制器的地址周期将数据缓冲器的输出保持为高阻抗状态。
  • 存储器读取接口

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top