专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果142817个,建议您升级VIP下载更多相关专利
  • [发明专利]蒙哥马利算法的硬件实现方法和硬件实现装置-CN202111162418.9在审
  • 李嘉树;卢冕;王斯奇 - 第四范式(北京)技术有限公司
  • 2021-09-30 - 2023-04-04 - G06F7/523
  • 所述蒙哥马利算法的REDC运算包括第一乘法运算、第二乘法运算、第三乘法运算、第四乘法运算和减法运算,所述第三乘法运算依赖于所述第二乘法运算的结果,用于所述REDC运算的时钟周期包括用于乘法运算的第一时钟周期和用于减法运算的第二时钟周期,所述硬件实现方法包括:通过调整所述REDC运算的计算流程,将第二时钟周期置换为用于乘法运算的额外时钟周期;通过第一乘法器执行所述第一乘法运算、第二乘法运算和第三乘法运算,其中,所述第一乘法运算包括第一乘数和第二乘数;通过第二乘法器执行所述第四乘法运算。该硬件实现方法能够在不降低硬件性能的情况下节省乘法器资源。
  • 马利算法硬件实现方法装置
  • [发明专利]一种有限域乘法器及实现方法-CN202310145925.4在审
  • 周斌 - 航天科工空间工程网络技术发展(杭州)有限公司
  • 2023-02-14 - 2023-06-27 - G06F7/72
  • 本发明实施例公开了一种有限域乘法器及实现方法。在一具体实施方式中,该乘法器包括第一乘法运算模块,用于对第一阵列和第一运算数在所述有限域上进行乘法运算,获得第一乘法运算结果;第二乘法运算模块,用于对第二阵列和第二运算数在所述有限域上进行乘法运算,获得第二乘法运算结果;第三乘法运算模块,用于对第三阵列和所述第二乘法运算结果在所述有限域上进行乘法运算,获得第三乘法运算结果;求和运算模块,用于对所述第三乘法运算结果和所述第一乘法运算结果在所述有限域上进行求和运算,获得求和运算结果;校正模块,用于对所述第一加法运算结果的待校正的比特位进行校正,获得所述第一运算数和所述第二运算数的有限域乘法结果。
  • 一种有限乘法器实现方法
  • [发明专利]乘法运算共用的执行方法、片上系统、电子设备及介质-CN202210893606.7在审
  • 刘元明;关启燊;王胜仁;丁于晴 - 安谋科技(中国)有限公司
  • 2022-07-27 - 2022-11-01 - G06F7/52
  • 本申请涉及数据处理技术领域,公开了一种乘法运算共用的执行方法、片上系统、电子设备及介质。电子设备包括:标量处理器、向量处理器。在向量处理器配置为用于执行不具备向量特征的浮点乘法运算时,此时标量处理器包括标量乘法单元,标量乘法单元则可用于进行整数乘法运算,与向量处理器不包括向量的乘法运算。方法包括:获取向量处理器中待进行乘法运算的数据;将向量处理器中待进行乘法运算的数据发送至标量乘法单元,并通过标量乘法单元进行整数乘法运算,获取整数乘法运算结果;之后将整数乘法运算结果发送至向量处理器中进行处理,获取最后浮点乘法运算结果。基于上述方案,能够有效减小乘法器在片上系统中的占用面积。
  • 乘法运算共用执行方法系统电子设备介质
  • [发明专利]一种用于矩阵乘法密集型算法的可重构矩阵乘法加速系统-CN202011264343.0在审
  • 王超;余国义;詹翊;汪钊旭 - 华中科技大学
  • 2020-11-12 - 2021-02-23 - G06F17/16
  • 本发明公开了一种用于矩阵乘法密集型算法的可重构矩阵乘法加速系统,包括:缓存器、可重构矩阵乘法控制器、存储控制器、数据存储器和可重构运算阵列;本发明通过可重构矩阵乘法控制器预先统计矩阵乘法密集型算法中所有进行矩阵乘法运算的矩阵尺寸及矩阵乘法运算量,对算法中的各矩阵乘法进行分类,并确定可重构运算阵列的规模及所具有的工作模式,使得当待计算矩阵乘法输入系统中时,基于矩阵尺寸判断矩阵乘法的类别以确定可重构运算阵列的工作模式,并根据该工作模式对应配置存储控制器对矩阵进行分割,同时配置可重构运算阵列中运算单元的互联及可重构运算阵列中的数据流来完成矩阵乘法运算,大大提升矩阵乘法密集型算法中矩阵乘法运算效率。
  • 一种用于矩阵乘法密集型算法可重构加速系统
  • [发明专利]一种基于全一不可约多项式的有限域乘法-CN201711069994.2有效
  • 易海博 - 深圳职业技术学院
  • 2017-11-03 - 2021-07-13 - G06F7/523
  • 本发明涉及一种基于全一不可约多项式的有限域乘法器,包括控制器、输入控制模块、输出控制模块、有限域运算器和运算模块;所述控制器用于控制并调度所述输入控制模块、所述输出控制模块和所述有限域运算器之间的数据传输;所述输入控制模块用于在检测到有限域GF(2n)上具有全一不可约多项式时,输入乘法运算数a(x)和乘法运算数b(x);所述有限域运算器用于调用所述运算模块对所述乘法运算数a(x)和乘法运算数b(x)进行有限域乘法运算,获得乘法运算结果c(x);所述运算模块用于运行与逻辑运算、异或逻辑运算和模运算;所述输出控制模块用于输出所述乘法运算结果c(x)。本发明能够提高有限域乘法运算效率。
  • 一种基于不可多项式有限乘法器
  • [发明专利]一种基于CSA加法器的卷积运算方法和电路-CN201910779278.6有效
  • 廖裕民;张义群 - 瑞芯微电子股份有限公司
  • 2019-08-22 - 2022-10-25 - G06F17/15
  • 本发明公开了一种基于CSA加法器的卷积运算方法和电路,所述电路包括乘法运算单元、第一加法运算单元、补丁运算单元和第二加法运算单元;所述乘法运算单元包括多个乘法器;所述方法包括:乘法器获取第一乘数和第二乘数进行乘法运算,得到乘法运算结果;第一加法运算单元对各乘法器的乘法运算结果进行第一加法运算,得到加法中间值;补丁运算单元根据所述乘法运算结果生成与之对应的补丁信息;第二加法运算单元用于对各加法中间值以及各补丁信息执行第二加法操作,以得到卷积运算结果。上述方案先计算补丁信息后再最后加法运算时,将补丁信息一次性加回,大幅减少了电路消耗和算法难度,可以有效提升卷积运算的效率。
  • 一种基于csa加法器卷积运算方法电路
  • [发明专利]ReRAM卷积简化实现方法-CN202210334200.5在审
  • 周煜梁 - 昕原半导体(上海)有限公司
  • 2022-03-31 - 2023-05-16 - G06F17/15
  • 本发明提供了一种ReRAM卷积简化实现方法,包括:依次获取待运算卷积中的各乘法运算公式;分别对各乘法运算公式中的输入数据和权重数据进行高低位拆分以将各乘法运算公式均转换为相应的乘法加和运算简化公式;通过所述乘法加和运算简化公式依次计算所述待运算卷积中的各乘法运算公式的计算结果;基于各乘法运算公式的计算结果实现所述待运算卷积的运算。本发明提供的ReRAM卷积简化实现方法能够解决现有的通过忆阻器实现卷积运算时精度低的问题。
  • reram卷积简化实现方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top