专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果245个,建议您升级VIP下载更多相关专利
  • [发明专利]一种反池化运算方法和电路-CN201910690114.6有效
  • 廖裕民;卢捷 - 瑞芯微电子股份有限公司
  • 2019-07-29 - 2022-11-18 - G06F30/30
  • 本发明提供了一种反池化运算方法和电路,所述方法包括以下步骤:取数控制单元从数据缓存单元中获取至少一个有效值以及有效值对应的坐标值,并将获取的有效值存储于有效值缓存单元,将有效值对应的坐标值存储于坐标值缓存单元中;池化还原单元根据获取的各有效值和各有效值对应的坐标位置还原出池化块;有效点判断单元根据池化窗的大小和步进值判断当前池化窗内包含的各数值是否为有效点,若是则还原写控制单元将有效点数值写入还原缓存单元;还原读控制单元读取还原缓存单元中的有效点,并通过总线回写单元将读取的有效值回写至数据缓存单元中。本发明的反池化运算电路逻辑清晰,易于控制,可以高效实现反池化运算操作。
  • 一种反池化运算方法电路
  • [发明专利]一种基于CSA加法器的卷积运算方法和电路-CN201910779278.6有效
  • 廖裕民;张义群 - 瑞芯微电子股份有限公司
  • 2019-08-22 - 2022-10-25 - G06F17/15
  • 本发明公开了一种基于CSA加法器的卷积运算方法和电路,所述电路包括乘法运算单元、第一加法运算单元、补丁运算单元和第二加法运算单元;所述乘法运算单元包括多个乘法器;所述方法包括:乘法器获取第一乘数和第二乘数进行乘法运算,得到乘法运算结果;第一加法运算单元对各乘法器的乘法运算结果进行第一加法运算,得到加法中间值;补丁运算单元根据所述乘法运算结果生成与之对应的补丁信息;第二加法运算单元用于对各加法中间值以及各补丁信息执行第二加法操作,以得到卷积运算结果。上述方案先计算补丁信息后再最后加法运算时,将补丁信息一次性加回,大幅减少了电路消耗和算法难度,可以有效提升卷积运算的效率。
  • 一种基于csa加法器卷积运算方法电路
  • [发明专利]检测时钟毛刺的电路及方法、时钟电路、芯片和雷达-CN202210802643.2在审
  • 廖裕民;黄仁芳 - 深圳市速腾聚创科技有限公司
  • 2022-07-09 - 2022-09-27 - G01S7/4861
  • 本申请涉及一种检测时钟毛刺的电路及方法、时钟电路、芯片和雷达,该检测时钟毛刺的电路包括:第一采样单元,被配置为基于时钟信号对第一测试信号进行采样,得到第一采样结果;第二采样单元,被配置为基于时钟信号对第二测试信号进行采样,得到第二采样结果;检测单元,分别与第一采样单元和第二采样单元耦合,被配置为比对第一采样结果和第二采样结果,得到检测结果;其中,第一测试信号针对第三测试信号的延迟持续时长和第二测试信号针对第三测试信号的延迟持续时长不同。本申请能检测时钟毛刺,进而提升用户的人身安全和财产安全。
  • 检测时钟毛刺电路方法芯片雷达
  • [发明专利]一种提升VR显示效果的方法和电路-CN201810557706.6有效
  • 廖裕民;卢捷 - 瑞芯微电子股份有限公司
  • 2018-06-01 - 2022-09-16 - G06T1/20
  • 本发明公开了一种提升VR显示效果的方法和电路,所述电路包括GPU图像渲染单元、跳帧确定单元、第一图像缓存单元、第二图像缓存单元、插帧运算单元、插帧图像缓存单元、显示控制单元和显示单元。在应用过程中,通过比较当前帧的绘制速度以及预设帧率的大小,并在绘制速度不足时采用插帧的方式来降低GPU图像渲染单元的负担,在显示过程中依次对当前帧图像、插帧图像、跳帧后的图像进行显示,从而实现在不提高GPU硬件性能的基础上,提升了显示帧率,即提升了VR显示效果,增强了用户体验。
  • 一种提升vr显示效果方法电路
  • [发明专利]一种高并行度的卷积运算取数方法和电路-CN201910848453.2有效
  • 廖裕民;郑柏春 - 瑞芯微电子股份有限公司
  • 2019-09-09 - 2022-07-01 - G06N3/04
  • 本发明提供了一种高并行度的卷积运算取数方法和电路,所述方法包括以下步骤:第一读数单元从主存储单元中读取第一数据,并将读取到的第一数据依次写入第一行缓存组中;第一重组控制单元在第一行缓存组被填满后,对第一行缓存组中的各缓存行缓存的第一数据进行组装,得到重组装后的单行第一数据,并将单行第一数据写入第一输出缓存单元中;第二读数单元和第二重组控制单元根据同样的方式从主存储单元中读取第二数据并写入第二输出缓存单元中;乘加阵列单元获取当前第一输出缓存单元中的第一数据和第二输出缓存单元中的第二数据,进行乘加运算后输出运算结果。上述方案可以有效提高数据读取并行度,进而提高卷积运算效率。
  • 一种并行卷积运算方法电路
  • [发明专利]一种PCIE转SATA协议的桥接芯片及其运行方法-CN202011633699.7有效
  • 廖裕民;林纬园;明淼晶;骆飞;刘学 - 深圳安捷丽新技术有限公司
  • 2020-12-31 - 2022-06-24 - G06F13/40
  • 本发明提供了一种PCIE转SATA协议的桥接芯片及其运行方法,所述桥接芯片包括:PCIE协议解析单元、盘符分配判断单元、第二加解密电路、映射关系存储单元、盘符标识缓存单元、密钥产生单元、至少一个SATA协议控制器、至少一个SATA接口,每一个SATA协议控制器对应与一个SATA接口连接。所述映射关系存储单元用于存储读写地址区域与盘符标识信息的映射关系。当数据在PCIE接口与SATA接口之间传输时,由于数据是经过第二加解密电路加密后再传输至相应的SATA接口的,且第二加解密电路进行加解密的密钥信息是由密钥产生单元根据相应的盘符标识信息生成的,从而有效提升了数据传输过程的安全性。
  • 一种pciesata协议芯片及其运行方法
  • [发明专利]一种USB转PCIE协议的桥接芯片及其运行方法-CN202011633718.6有效
  • 廖裕民;王俊;刘福荣;刘昭力;李超 - 深圳安捷丽新技术有限公司
  • 2020-12-31 - 2022-06-07 - G06F13/40
  • 本发明提供了一种USB转PCIE协议的桥接芯片及其运行方法,所述桥接芯片包括:USB协议解析单元、盘符分配判断单元、第二加解密电路、盘符选择单元、映射关系存储单元、盘符标识缓存单元、密钥产生单元、至少一个PCIE协议控制器、至少一个PCIE接口,每一个PCIE协议控制器对应与一个PCIE接口连接。所述映射关系存储单元用于存储读写地址区域与盘符标识信息的映射关系。当数据在USB接口与PCIE接口之间传输时,由于数据是经过第二加解密电路加密后再传输至相应的PCIE接口的,且第二加解密电路进行加解密的密钥信息是由密钥产生单元根据相应的盘符标识信息生成的,从而有效提升了数据传输过程的安全性。
  • 一种usbpcie协议芯片及其运行方法
  • [发明专利]一种PCIE转USB协议的桥接芯片及其运行方法-CN202011630817.9有效
  • 廖裕民;陈娇丽;刘承;李超;田兴辉 - 深圳安捷丽新技术有限公司
  • 2020-12-31 - 2022-05-24 - G06F13/40
  • 本发明提供了一种PCIE转USB协议的桥接芯片及其运行方法,所述桥接芯片包括:PCIE协议解析单元、USB接口判断单元、第二加解密电路、USB接口分配单元、映射关系存储单元、接口标识缓存单元、密钥产生单元、USB协议控制器和至少一个USB接口;所述映射关系存储单元用于存储数据读写地址与USB接口标识信息的映射关系。当数据在PCIE接口与USB接口之间传输时,由于数据是经过第二加解密电路加密后再传输至相应的USB接口的,且第二加解密电路所采用的密钥信息是由密钥产生单元根据读写地址对应的USB接口的标识信息实时生成的,从而有效提升了数据传输过程的安全性。
  • 一种pcieusb协议芯片及其运行方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top