专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果28个,建议您升级VIP下载更多相关专利
  • [发明专利]基于处理器的指令预取方法及装置-CN202210096798.9有效
  • 欧艳凤;陈钦树;朱伏生;廖述京;陈鋆 - 广东省新一代通信与网络创新研究院
  • 2022-01-27 - 2022-04-22 - G06F9/38
  • 本公开提供了基于处理器的指令预取方法及装置,该方法包括:将第一PC经过两级分支预测后,将预测结果保存在分支预测输出队列中;当探测到高速指令缓存缺失时;高速指令缓存向下一级缓存发出读请求,在下一级缓存响应之前,执行标签探测和提前译码。本公开提供的基于处理器的指令预取方法及装置,只预取确定在高速指令缓存中缺失的指令,避免无效预取造成的带宽和存储资源的浪费,在高速指令缓存缺失时,降低由于高速指令缓存缺失产生的负面影响;通过提前译码,获取分支信息,并与分支预测的预测结果进行比对,若预测结果有误可以提前进行重定向,避免分支预测前向覆盖带来的惩罚;同时可以充分地利用高速指令缓存缺失的时间探测更多PC。
  • 基于处理器指令方法装置
  • [发明专利]报文解析方法、装置、设备及计算机可读存储介质-CN201910642702.2有效
  • 陈钦树 - 广东省新一代通信与网络创新研究院
  • 2019-07-16 - 2022-02-22 - H04L69/22
  • 本发明公开了一种报文解析方法、装置、设备及计算机可读存储介质,所述方法包括:当接收到待解析报文后,按照预设的初始偏移地址提取待匹配关键字段;根据预设的初始状态值和待匹配关键字段在预设数据库中进行匹配,得到下一状态值、下一偏移地址和操作指令;根据下一偏移地址提取新的待匹配关键字段,并根据下一状态值和新的待匹配关键字段在预设数据库中进行匹配,循环直到匹配到的下一状态值为预设的结束状态值;根据每次循环匹配到的操作指令提取目标数据字段作为解析结果进行存储。本发明实现了网络交换设备可以解析多种格式的报文,并可以适应新业务新增字段或新协议的发展需求,也提高了报文解析的效率,从而能够处理大容量数据报文。
  • 报文解析方法装置设备计算机可读存储介质
  • [发明专利]一种用于实现浮点数乱序转换的协处理器-CN202111473279.1有效
  • 欧艳凤;陈钦树;朱伏生;朱晓明 - 广东省新一代通信与网络创新研究院
  • 2021-12-06 - 2022-02-22 - G06F7/483
  • 本发明公开了一种用于实现浮点数乱序转换的协处理器,协处理器包括:输入译码模块,用于获取浮点数操作指令,对所述浮点数操作指令进行译码生成浮点数信息和用于标记当前正在执行指令的指令令牌,根据所述浮点数信息匹配相应的功能子模块并将所述指令令牌传输至下述指令调度模块;多个功能子模块,用于根据所述浮点数信息乱序执行浮点数转换的操作生成浮点数转换结果;指令调度模块,用于存储所述输入译码模块发送的指令令牌线程顺序;输出译码模块,用于根据所述指令令牌线程顺序将所述浮点数转换结果输出。由此,能够加快浮点转换转换处理速度,解决因协处理器乱序执行而造成的协处理器与通用处理器之间数据搬移不同步的问题。
  • 一种用于实现浮点数乱序转换处理器
  • [发明专利]一种用于实现自增指令的方法及系统-CN202110716307.1有效
  • 廖述京;陈钦树;智扬;刘玉佳 - 广东省新一代通信与网络创新研究院
  • 2021-06-28 - 2021-10-01 - G06F9/30
  • 本发明公开了一种用于实现自增指令的方法,包括:利用写入自增指令的逻辑寄存器映射关联的物理寄存器作为自增指令的基地址寄存器;构建自增指令基地址寄存器的专用忙表,至少包括所有物理寄存器和所有物理寄存器对应的工作状态信息,所有物理寄存器添加有ID属性;根据接收的自增指令查询自增指令基地址寄存器的专用忙表,更改物理寄存器对应的工作状态信息;通过更改后的自增指令基地址寄存器的专用忙表和预置的非自增指令寄存器的忙表确定自增指令的基地址寄存器的最终工作状态信息;根据自增指令的基地址寄存器的最终工作状态信息判断是否唤醒自增指令的发射状态;通过发射槽接收自增指令的发射状态,并依次发射。由此提高了程序的执行性能。
  • 一种用于实现指令方法系统
  • [发明专利]一种减少存储器访问延迟方法及系统-CN202110994116.1在审
  • 高翀;陈钦树;朱伏生;朱晓明 - 广东省新一代通信与网络创新研究院
  • 2021-08-27 - 2021-09-24 - G06F12/0893
  • 本发明公开了一种减少存储器访问延迟方法,该方法应用于内存控制系统,内存控制系统包括多个级别的高速缓存存储器和主存储器,方法包括:配置存储有多个缓存块的历史位置信息和被访问过的缓存块的物理内存地址具有关联关系的位置映射表;根据位置映射表判断是否命中所述缓存块的目标位置信息;若未命中缓存块的目标位置信息,对多个级别的高速缓存存储器和主存储器进行级别预测生成预测结果;根据预测结果直接访问对应的存储器。能够减少多级存储器结构中存储访问加载数据的延迟时间,解决了现有缓存数据预取顺序遍历存储器导致的延迟问题,同时避免了并行查找导致的高硬件开销,对现有内存结构的改动较小。
  • 一种减少存储器访问延迟方法系统
  • [发明专利]一种指令的生成方法、装置以及电子设备-CN202011093577.3在审
  • 孙继芬;陈钦树;刘玉佳;廖述京 - 广东省新一代通信与网络创新研究院
  • 2020-10-13 - 2021-01-15 - G06F9/38
  • 本申请公开了一种指令的生成方法、装置以及电子设备,所述方法应用于编译器,所述编译器与DSP处理系统连接,该方法包括:在接收源代码时,从源代码中确定能向量化的循环体,并对循环体的指令作向量化处理生成SIMD指令;按照超长指令集架构将SIMD指令拼接成执行指令集;向DSP处理系统发送执行指令集,以使DSP处理系统对数据执行测试处理。本申请可以确定能进行并行处理的数据,对数据进行向量化处理并生成多个SIMD指令,将多个SIMD指令拼接成一个可并行处理的超长指令集架构,使得DSP处理系统可以在通过超长指令集架构同时接收多个SIMD指令,并行响应多个SIMD指令,从而可以提高数据处理效率。
  • 一种指令生成方法装置以及电子设备

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top