专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果1915105个,建议您升级VIP下载更多相关专利
  • [发明专利]一种DTMF信号译码方法、装置、设备及存储介质-CN202011551306.8在审
  • 李宁 - 北京浪潮数据技术有限公司
  • 2020-12-24 - 2021-04-20 - H04M1/50
  • 本发明公开了一种DTMF信号译码方法,应用于FPGA,包括:设定对DTMF信号的采样频率;按照采样频率对DTMF信号进行采样,得到待译码DTMF信号;调用DTMF信号译码程序对待译码DTMF信号进行译码,得到待译码DTMF信号译码信息;该方法通过采样DTMF信号,获取待译码DTMF信号,并直接利用FPGA在保证译码质量和译码效率的情况下,通过调用DTMF信号译码程序实现对待译码DTMF信号译码,避免采用昂贵的专用DTMF信号译码芯片执行译码操作,降低了硬件成本。本发明还公开了一种DTMF信号译码装置、设备及计算机可读存储介质,具有上述有益效果。
  • 一种dtmf信号译码方法装置设备存储介质
  • [发明专利]译码装置-CN201010231255.0有效
  • 游志青;林郁轩 - 联发科技股份有限公司
  • 2010-07-20 - 2011-11-09 - H03M13/41
  • 本发明提供一种译码装置。译码装置用于改进从光盘获取的均衡信号译码精确度,其中均衡信号具有直流电位。译码装置包含维特比译码器和直流控制器,维特比译码译码均衡信号以及输出维特比译码信号;直流控制器调节均衡信号的直流电位,以使具有被调节的直流电位的均衡信号译码。上述译码装置可改进信号译码精确度。
  • 译码装置
  • [发明专利]译码方法和装置-CN201380000060.7有效
  • 吴湛击;肖治宇 - 华为技术有限公司
  • 2013-01-14 - 2013-11-06 - H04L1/00
  • 本发明实施例提供一种译码方法和装置,包括获取解调信号,并获取第一译码信号,第一译码信号为对解调信号经过第i次M进制差分译码处理后所反馈的信号,i为大于或等于0的整数;根据第一译码信号,对解调信号进行M进制差分译码处理,得到第二译码信号,通过对译码器增加输入反馈的第一译码信号,使输出信号误码率降低。
  • 译码方法装置
  • [发明专利]一种稀疏码多址接入系统中的译码方法及装置-CN201710624007.4有效
  • 牛凯;陈广进;戴金晟 - 北京邮电大学
  • 2017-07-27 - 2020-03-20 - H04L25/03
  • 本发明实施例提供了一种稀疏码多址接入系统中的译码方法、装置、设备,所述方法包括:获得待译码信号;获得所述待译码信号对应的实数域展开信号;获得所述待译码信号对应的用户的扩展系数;根据所述实数域展开信号和所述扩展系数确定所述待译码信号对应的线性模型;按照球译码SD算法对所述线性模型进行处理,获得最优格点;对所述最优格点进行译码,得到译码结果,并将所得到的译码结果作为所述待译码信号译码结果。通过本发明实施例提供的技术方案能够在达到最优的最大似然检测性能的同时,降低译码复杂度,从而提高译码效率。
  • 一种稀疏码多址接入系统中的译码方法装置
  • [发明专利]一种低功耗LDPC译码装置及实现方法-CN201010170288.9无效
  • 李刚 - 上海华虹集成电路有限责任公司
  • 2010-05-10 - 2011-11-16 - H03M13/11
  • 本发明提供一种低功耗LDPC译码装置及实现方法。译码装置由初始化单元、迭代译码单元、译码输出单元、译码控制单元和时钟控制单元构成。初始化单元、迭代译码单元、译码输出单元和译码控制单元构成主数据通路。同时本发明提供了低功耗LDPC译码装置的实现方法,LDPC译码器工作时,主数据通路工作时钟采用时钟控制单元提供的时钟;译码器输入信号除了包括待译码数据外,还包括输入数据使能信号和时钟启动信号;在译码译码过程中实时给出内部工作状态指示信号,表示译码初始化、迭代译码以及译码输出等步骤是否完成;采用时钟控制单元根据输入信号和内部工作状态指示信号,控制时钟输出,在本次译码过程结束且下次时钟启动信号到达之前,关闭译码器主数据通路的工作时钟,有效节省功耗
  • 一种功耗ldpc译码装置实现方法
  • [发明专利]一种极化码置信传播列表比特翻转译码方法-CN202310773831.1在审
  • 吴晓富;王忱 - 南京邮电大学
  • 2023-06-28 - 2023-09-08 - H03M13/13
  • 本发明公开了一种极化码置信传播列表比特翻转译码方法,包括如下步骤:获取待译码信号;根据待译码信号的对数自然比,基于BPL译码算法,得到多个初始的译码结果;响应于存在一个初始的译码结果通过预设的译码校验,则输出通过校验的初始的译码结果作为待译码信号的最终译码结果,否则进入极化码置信传播列表比特翻转译码的步骤进行循环迭代译码,直至输出待译码信号的最终译码结果。相比于现有的多种译码方案,均取得了更加优异的译码性能,且时延和复杂度更低。
  • 一种极化置信传播列表比特翻转译码方法
  • [发明专利]译码驱动电路及存储芯片-CN202110981627.X在审
  • 尚为兵;武贤君;李明浩 - 长鑫存储技术有限公司
  • 2021-08-25 - 2023-03-03 - G11C8/10
  • 本申请涉及一种译码驱动电路及存储芯片,译码驱动电路包括多个子驱动单元及译码控制模块,所述子驱动单元用于根据电源电压信号、第一译码输入信号和中间译码输出信号生成主字线驱动信号;所述译码控制模块与多个所述子驱动单元连接,用于根据使能控制信号及第二译码输入信号生成所述中间译码输出信号;其中,在所述中间译码输出信号为第一状态期间,所述主字线驱动信号为不驱动状态。本申请能够在不减少存储阵列区的存储容量的前提下,减小行译码电路中译码驱动电路的体积,以有效减小半导体存储芯片外围电路区的体积,从而能够相对提高半导体存储芯片单位面积的存储容量。
  • 译码驱动电路存储芯片
  • [实用新型]信号传输系统-CN201520858464.6有效
  • 甘志强;秦明辉;周阿群;何琼莹 - 中国石油集团东方地球物理勘探有限责任公司
  • 2015-10-30 - 2016-02-24 - H04L5/00
  • 本实用新型公开一种信号传输系统,属于信号传输技术领域。信号传输系统包括:编码信号传输装置、编码数字电台、译码数字电台和译码信号传输装置,编码信号传输装置用于接收编码器输出的模拟信号,将模拟信号转化为数字信号发送给编码数字电台;译码信号传输装置用于接收译码数字电台发送的数字信号,将数字信号转化为模拟信号发送给译码器;编码数字电台和译码数字电台用于对编码信号传输装置和译码信号传输装置之间传输的信号进行数字化传输,编码信号传输装置和译码信号传输装置结构相同可替换使用。本实用新型解决了编码器和译码器之间传输的信号的抗干扰能力较差的问题,达到了提高编码器和译码器之间传输的信号的抗干扰能力的效果。
  • 信号传输系统
  • [发明专利]译码驱动电路及存储芯片-CN202110983327.5在审
  • 尚为兵;武贤君;李明浩 - 长鑫存储技术有限公司
  • 2021-08-25 - 2023-03-03 - G11C8/10
  • 本申请涉及一种译码驱动电路及存储芯片,译码驱动电路包括电源控制模块、多个子驱动单元及若干个译码控制模块,电源控制模块用于根据控制信号生成不同电压幅值的电源电压信号;子驱动单元用于根据电源电压信号、第一译码输入信号和中间译码输出信号生成主字线驱动信号;所述译码控制模块与多个所述子驱动单元连接,用于根据使能控制信号及第二译码输入信号生成所述中间译码输出信号。本申请能够在不减少存储阵列区的存储容量的前提下,根据存储阵列区不同工作状态下的耗能需求提供对应状态的主字线驱动信号,以实现对行译码电路中多个本地字线驱动电路的控制,有效提高译码驱动电路及其后级驱动电路的节能性
  • 译码驱动电路存储芯片
  • [发明专利]译码驱动电路及其方法、字线译码电路及半导体存储器-CN202110972631.X在审
  • 尚为兵;武贤君;李明浩 - 长鑫存储技术有限公司
  • 2021-08-24 - 2023-02-28 - G11C8/10
  • 本申请实施例提供了一种译码驱动电路及其方法、字线译码电路及半导体存储器,该译码驱动电路包括至少一个译码驱动单元,译码驱动单元包括第一级驱动电路和第二级驱动电路;其中,第一级驱动电路,用于接收使能控制信号译码输入信号和驱动控制信号,并根据使能控制信号、驱动控制信号译码输入信号,生成第一驱动信号和第二驱动信号;第二级驱动电路,用于根据第一驱动信号和第二驱动信号,生成目标字线驱动信号。这样,本申请实施例提供一种新的译码驱动电路,该译码驱动电路根据驱动控制信号译码输入信号进行两级放大,不仅能够提高电路效率,而且节省电路面积,同时还能够提高DRAM的性能。
  • 译码驱动电路及其方法半导体存储器

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top