专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果1865个,建议您升级VIP下载更多相关专利
  • [发明专利]一种LDPC码编码器及编码方法-CN202010137401.7有效
  • 陆连伟;刘斌彬;赵叶星 - 北京华力创通科技股份有限公司
  • 2020-03-02 - 2023-10-27 - H03M13/11
  • 本申请提供一种LDPC码编码器及编码方法,编码器包括:输入格式转换模块,用于将输入的待编码数据转换成第一比特长度的第一比特数据;信息缓冲模块,用于乒乓缓存所述第一比特数据;编码模块,用于并行编码所述第一比特数据,以确定出编码后的第二比特数据;校验缓冲模块,用于乒乓缓存所述第二比特数据;输出格式转换模块,用于将所述第二比特数据转换为第二比特长度的待输出数据。信息缓冲模块可以乒乓缓存第一比特数据,编码模块可以并行编码第一比特数据,以得到第二比特数据,校验缓冲模块则可以乒乓缓存第二比特数据。这样能够有效提升编码器的并行度,从而提升编码器的编码速率。以及,编码器还可以实现多级流水编码和参数动态配置的功能。
  • 一种ldpc编码器编码方法
  • [发明专利]基于最小组合集的极化码单奇偶校验节点译码方法和装置-CN202310861102.1在审
  • 赵明敏;蒋宇龙;陆旸;雷鸣;赵民建 - 浙江大学
  • 2023-07-13 - 2023-10-24 - H03M13/11
  • 本申请提出了一种基于最小组合集的极化码单奇偶校验节点译码方法,包括:基于极化码序列的信息比特和冻结比特位置分布离线构造特殊节点集合;离线生成所有SPC节点对应的最小组合集;获取待译码的极化码接收序列,并采用快速连续抵消列表译码算法计算其内部SPC节点的最大似然码字信息;根据最大似然码字信息计算对应SPC节点的奇偶校验值,并根据SPC节点的长度奇偶校验值选择对应的最小组合集;对选择的最小组合集中所指示的比特进行翻转,得到候选路径和对应的路径度量值集合,并根据路径度量值从集合中筛选出候选路径作为对应SPC节点的译码结果。采用上述方案的本发明可以在不损失译码性能的前提下,有效降低译码所需的时间步长。
  • 基于最小组合极化奇偶校验节点译码方法装置
  • [发明专利]LDPC码的自纠正最小和译码方法及解码器-CN202210352376.3在审
  • 逯冉冉;樊文杰;杨国华;张嘉荣 - 苏州库瀚信息科技有限公司
  • 2022-04-04 - 2023-10-24 - H03M13/11
  • 本申请涉及通信技术领域,公开了一种LDPC码的自纠正最小和译码方法及解码器。所述的译码方法包括:由校验节点信息、变量节点符号信息和对数似然比信息进行最小和算法的求和,获取更新的变量节点信息及其符号信息;根据上一次迭代时当前变量节点的擦除信息、更新的符号信息和原始的符号信息进行异或运算生成更新的擦除信息,并获取多个有效的擦除位;根据当前迭代时校验方程满足的总个数和迭代次数确定是否使用或使用多少个所述有效的擦除位进行译码迭代,其中仅保存循环子矩阵中被使用的有效的擦除位的位置信息,并且所述位置信息所占用的存储空间小于所述循环子矩阵的大小。本申请可以节省存储资源并能适应多种应用环境。
  • ldpc纠正最小译码方法解码器
  • [发明专利]一种快速构造时不变SC-LDPC码的方法-CN202010387943.X有效
  • 赵旦峰;时相一;韩通洲;田海 - 哈尔滨工程大学
  • 2020-05-09 - 2023-10-13 - H03M13/11
  • 本发明提供一种快速构造时不变SC‑LDPC码的方法,根据目标码率R=1‑m/n和码长N确定变量节点度数n和校验节点度数m个数,同时选取和优化度分布对;根据变量节点度数n、校验节点度数m和变量节点度分布采用渐进边增长(PEG)算法构造出用来耦合的基矩阵HBase;对构造的基矩阵进行耦合生成耦合基矩阵HSC;采用QC算法扩展矩阵生成耦合矩阵HQC;确定耦合链长L,将耦合矩阵HQC复制L个并按照对应的位置依次放置,时不变的SC‑LDPC码校验矩阵构造完成。本发明具有良好的编码增益且能节省筛选校验矩阵的时间。如构造基矩阵码率0.5,码长256,耦合链长L为50的SC‑LDPC码,其误码率性能与5G标准LDPC码的误码率性能对比如附图所示,仿真结果表明该结构具有良好的编码增益,能满足当前性能需求。
  • 一种快速构造不变scldpc方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top