专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果10744582个,建议您升级VIP下载更多相关专利
  • [发明专利]半导体存储器件-CN201611208652.X在审
  • 船木寿彦 - 瑞萨电子株式会社
  • 2016-12-23 - 2017-08-08 - G11C7/10
  • 一种堆栈存储,包括基础芯片存储芯片,叠置在所述基础芯片上方;以及过孔,提供在基础芯片存储芯片之间。基础芯片具有外部接口电路和迟写入控制电路。外部接口电路从外部接收写入数据或向外部传送读取数据。迟写入控制电路至少具有存储通过所述外部接口电路从外部提供的写入数据的寄存存储芯片具有存储单元阵列;和迟写入控制电路,迟写入控制电路至少具有存储通过所述第一过孔从上述寄存提供的写入数据的寄存
  • 半导体存储器器件
  • [发明专利]一种坏点遮盖方法和系统-CN201410631943.4有效
  • 任立;李国新;吴大斌 - 广东中星微电子有限公司
  • 2014-11-11 - 2019-06-21 - H04N5/21
  • 本发明实施例提供一种坏点遮盖方法和系统,解决了现有技术中由于芯片内SRAM的大小有限,而使得坏点表存储受限,以及芯片制造成本增加的问题。该坏点遮盖方法包括:将坏点表存储芯片外部存储;从所述芯片外部存储中读取所述坏点表中的坏点坐标存入芯片内部存储;根据所述芯片内部存储存储的坏点坐标,对落入所述坏点坐标的显示数据进行遮盖处理;清除所述芯片内部存储中已完成遮盖处理的坏点坐标;继续从所述芯片外部存储中读取坏点坐标存入所述芯片内部存储已清除的存储空间。
  • 一种遮盖方法系统
  • [发明专利]芯片调试装置、系统和芯片-CN202010939025.3在审
  • 许凌;黄志鑫;白小鹏 - 厦门紫光展锐科技有限公司
  • 2020-09-09 - 2020-12-01 - G06F11/263
  • 本发明公开了一种芯片调试装置、系统和芯片,其中芯片调试装置设置于芯片的内部,芯片调试装置包括读写单元、存储读写端口、对外传输端口;存储读写端口与芯片存储电连接;对外传输端口与芯片外部接口电连接;读写单元通过存储读写端口对芯片存储进行读写操作;读写单元通过对外传输端口与芯片外部的设备通信。本发明通过较低的成本实现芯片调试,无需拆机,并且能够获取完整的存储的信息。
  • 芯片调试装置系统
  • [发明专利]SoC芯片的BOOT启动装置和SoC芯片-CN201010535369.4有效
  • 蒋建平 - 中兴通讯股份有限公司
  • 2010-11-08 - 2012-05-23 - G06F13/28
  • 本发明涉及无线通信领域,提供了一种SOC芯片的BOOT启动装置,包括:存储接口模块,设有存储总线接口,用于与外部存储连接;DMA总线接口模块,设有DMA总线接口,用于将外部存储中的数据搬运到目标地址对应的存储空间;BOOT处理模块,分别与存储接口模块和DMA总线接口模块相连,用于通过存储接口模块向外部存储发送数据读写命令,并将外部存储传输的数据转换为与DMA总线接口模块适配的数据;参数配置模块,用于配置DMA总线接口模块、存储接口模块和BOOT处理模块的参数。本发明还提供了一种SoC芯片。本发明所提供的SoC芯片的BOOT启动装置或SoC芯片,可提高BOOT启动效率,改善SoC芯片在系统中的性能。
  • soc芯片boot启动装置
  • [发明专利]系统单芯片和其数据烧入方法-CN202111469488.9在审
  • 陈之维;张豪扬;柯保辰;邱俊玮 - 新唐科技股份有限公司
  • 2021-12-03 - 2022-12-16 - G06F3/06
  • 本发明提供了一种系统单芯片和其数据烧入方法。上述系统单芯片包括一内部快闪存储和一空间分配电路。空间分配电路,耦接内部快闪存储和一外部快闪存储。空间分配电路根据内部快闪存储的一第一储存空间、外部快闪存储的一第二储存空间和烧入数据的大小,将烧入数据烧入至内部快闪存储外部快闪存储,其中在上述系统单芯片的一总体存储地址中,内部快闪存储外部快闪存储所对应的存取地址具有连续性
  • 系统芯片数据方法
  • [实用新型]一种芯片-CN201621002235.5有效
  • 周鹏飞;马翼;田达海;杨万云;彭鹏 - 湖南国科微电子股份有限公司
  • 2016-08-31 - 2017-07-14 - G06F21/62
  • 本实用新型公开了一种芯片,包括芯片本体和存储芯片固件的外部存储,所述芯片本体内设中央处理,所述芯片本体内还设有解密模块,所述外部存储通过解密模块与中央处理相连;所述芯片本体内还设有加密模块,所述中央处理通过加密模块与外部存储相连本实用新型结构简单,解决了作为敏感信息的固件存放在外部存储中的安全问题,芯片内部存储空间大、面积小、成本低、安全性高。
  • 一种芯片
  • [实用新型]加密存储和行驶记录仪-CN202223197320.X有效
  • 徐新;朱奕晟;王欣佳;陈劲;薛伟 - 上海三利数字技术有限公司
  • 2022-11-29 - 2023-03-21 - G06F21/79
  • 本实用新型公开了一种加密存储和行驶记录仪,该加密存储包括存储芯片和加密芯片;加密芯片的通讯引脚与外部设备的一端电连接,外部设备的另一端与存储芯片电连接;通讯引脚还通过电阻与电源电连接以使加密芯片外部设备之间的通讯电路保持高电平状态;加密芯片,用于对外部设备发送的私钥密码进行验证;存储芯片,用于在可写状态时,接收外部设备输入的数据。本实用新型通过将加密芯片与通用存储芯片连接组合作为加密存储,代替内置加密算法的存储芯片,大大降低了行驶记录仪中加密存储的成本。
  • 加密存储器行驶记录仪
  • [发明专利]存储中的冗余方案-CN200810134950.8无效
  • 维贾伊·P·阿杜苏米利;尼古拉·特勒柯 - 爱特梅尔公司
  • 2008-08-07 - 2009-02-11 - G11C29/00
  • 本申请案涉及存储中的冗余方案。使用单独的配对控制芯片在快闪存储芯片外部提供列冗余。所述配对芯片初始从所述快闪存储芯片接收并存储所述快闪存储中的有缺陷存储单元的融合地址信息。在读取操作模式下,所述配对控制芯片检测来自所述快闪存储的有缺陷地址的接收,并将从所述快闪存储芯片下载的冗余数据存储在冗余移位寄存中。所述冗余数据用于向与所述配对控制芯片接口的外部用户提供正确的快闪存储数据。在编程操作模式下,所述配对控制芯片提供存储在所述快闪存储芯片中的冗余列中的冗余位。所述配对控制芯片通过容易地提供针对位、半字节或字节的若干不同冗余方案而不需要所述快闪存储芯片本身中的额外逻辑电路来提供灵活性。以一次一字节的方式在所述快闪存储芯片与所述配对控制芯片之间转移数据。
  • 存储器中的冗余方案

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top