[发明专利]锁相环在审

专利信息
申请号: 202210019090.3 申请日: 2022-01-04
公开(公告)号: CN114531152A 公开(公告)日: 2022-05-24
发明(设计)人: 诸嫣 申请(专利权)人: 珠海横琴精韵科技有限公司
主分类号: H03L7/089 分类号: H03L7/089;H03L7/099
代理公司: 广州嘉权专利商标事务所有限公司 44205 代理人: 俞梁清
地址: 519031 广东省珠海市横琴新*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种锁相环,包括子锁相环、第二采样相位检测器、求和器、直流补偿器、PVT跟随偏置电路、延迟单元和离散时间校准器;第二采样相位器的输入端与子锁相环的输出端电性连接;求和器的输入端分别与第二采样相位检测器的输出端、直流补偿器的输出端和PVT跟随偏置电路的输出端电性连接;求和器的输出端与离散时间校准器的输入端电性连接;PVT跟随偏置电路的输出端还与第二采样相位检测器的输入端电性连接;延迟单元的输入端与子锁相环的输出端电性连接;延迟单元的输出端与离散时间校准器的输入端电性连接。根据本发明的锁相环,通过使用一种新的开环离散时间相位噪声消除技术,实现了低相位噪声、低功耗和在PVT变化下的低杂散参考性能。
搜索关键词: 锁相环
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海横琴精韵科技有限公司,未经珠海横琴精韵科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202210019090.3/,转载请声明来源钻瓜专利网。

同类专利
  • 一种锁相频率源-202310951142.5
  • 刘福玉;许辉;刘家兵 - 合肥芯谷微电子股份有限公司
  • 2023-07-28 - 2023-10-20 - H03L7/089
  • 本发明公开了一种锁相频率源。锁相频率源包括:倍频放大电路、锁相环电路、控制电路和电源电路。倍频放大电路的输入端连接锁相频率源的输入端,锁相频率源的输入端接入第一频率信号,倍频放大电路用于将第一频率信号转换为频率更高的第二频率信号输出;锁相环电路的输入端连接倍频放大电路的输出端,控制端接入频率控制信号,输出端连接锁相频率源的输出端;锁相环电路用于根据第二频率信号以及频率控制信号进行输出;控制电路的第一输出端连接锁相环电路的控制端,控制电路用于输出频率控制信号;电源电路分别连接倍频放大电路的电源端、锁相环电路的电源端和控制电路的电源端。本发明实施例可以降低锁相频率源的相噪和鉴相杂散。
  • 一种避免谐波锁定的亚采样锁相环电路-202310739245.5
  • 张浩;赵超 - 南京美辰微电子有限公司
  • 2023-06-21 - 2023-10-20 - H03L7/089
  • 本发明公开了一种避免谐波锁定的亚采样锁相环电路,包括:谐波抑制采样电荷泵模块、滤波器模块、压控振荡器模块。参考时钟信号、以及差分信号分别接入谐波抑制采样电荷泵模块的输入端,谐波抑制采样电荷泵的输出端输出信号接滤波器后接压控振荡器的输入,压控振荡器模块输出端输出差分信号作为接入谐波抑制采样电荷泵模块输入端的差分信号,并且所述压控振荡器模块的输出信号作为锁相环电路的最终输出,同时输出的差分信号与参考时钟相位同步。本发明无需额外的高频计数器,无需额外的辅助鉴频鉴相器和辅助电荷泵,仅由少量开关和电容即可解决传统亚采样锁相环所面临的谐波锁定问题,降低带内噪声的同时,有效降低了面积和功耗。
  • 一种多通道相位比对器及多通道相位比对方法-202310714460.X
  • 卢心竹;杨帆;张然 - 北京无线电计量测试研究所
  • 2023-06-15 - 2023-10-03 - H03L7/089
  • 本发明提供了一种多通道相位比对器及多通道相位比对方法。多通道相位比对器包括:低噪声放大模块,用于对参考时钟的频率信号进行处理,得到参考信号;公共源信号模块,用于产生公共源信号;双混频时差模块,用于将低噪声放大信号和至少一个原子钟产生的至少一个频率信号分别与公共源信号进行数字和模拟混频,得到至少一个数字模拟双混频信号;时间间隔计数器,用于对至少一个数字模拟双混频信号进行计数;处理器,用于对所有数字模拟双混频信号进行相位比对。本发明综合考虑了数字和模拟双混频的优缺点,利用公共源信号模块和时间间隔计数器内的FPGA扩展了可用通道数,能够实现对多通道时间频率的高精度相位比对。
  • 电荷泵电路、锁相环电路和集成电路-202320235736.1
  • 冯佳威 - 圣邦微电子(北京)股份有限公司
  • 2023-02-15 - 2023-10-03 - H03L7/089
  • 本实用新型公开了一种电荷泵电路、锁相环电路和集成电路。包括偏置电流源、电流产生模块、充放电模块和运算放大器,运算放大器具有与电荷泵输出节点连接的反相输入端,分别与充放电模块中的第一节点以及电流产生模块中的第二节点连接的正相输入端,以及用于对电流产生模块进行负反馈偏置的输出端,本实用新型提出的电荷泵电路仅使用一个运算放大器即可减小电荷泵的电荷共享和电流失配,无需在电路中引入另外的运算放大器,可以减小电路功耗。
  • 一种基于金属氧化物薄膜晶体管的鉴频鉴相器-202310838530.2
  • 梁洁;黄鹏;孟繁钊;段曦晨 - 上海大学
  • 2023-07-10 - 2023-09-29 - H03L7/089
  • 本发明公开一种基于金属氧化物薄膜晶体管的鉴频鉴相器,涉及集成电路设计技术领域。该鉴频鉴相器包括:第一D触发器、第二D触发器、反相器、延时模块及与非门;第一D触发器包括四个依次连接且结构相同的或非门;第二D触发器与第一D触发器的电路结构相同;或非门包括四个MO‑TFT管及第一电容;与非门包括四个MO‑TFT管及第二电容;反相器包括四个MO‑TFT管,由于与非门、或非门及反相器电路中均采用全N型MO‑TFT管,基于MO‑TFT管的自身特点,解决了由于缺乏传统CMOS中的P型MO‑TFT管,导致的难以重构传统CMOS电路系统的问题,且制备工艺简单、制备环境要求低、可实现透明性及可制造于柔性衬底上。
  • 一种可调压控延时链VCDL电路-202310569478.5
  • 白创;吴贵州 - 长沙理工大学
  • 2023-05-19 - 2023-09-22 - H03L7/089
  • 本发明涉及宽锁定频率范围的延迟锁相环(DLL)设计领域,具体一种可调压控延时链VCDL电路,它包括第一传输门TG1、第一反向器INV1、第一DELAY单元D1、第二传输门TG2、第二反向器INV2、VCVS单元V1、第二至第十六DELAY单元D2~D16、一共十六级完全相同的DELAY单元。本发明VCDL延迟单元采用数字CMOS工艺,其每一延时单元的同一性更强,相邻延时单元延时差值更稳定,并且保证VCVS单元V1的输出电压在在大的温度范围内不变,进而使得其延迟时间随着温度的变化也保持不变。
  • 双线性化鉴频鉴相电路及小数分频的电荷泵锁相环-202310802816.5
  • 吴炎辉;李琼;王兰;张陶;李杰;邱建波;刘永光;李明剑;李家祎;李耕 - 重庆西南集成电路设计有限责任公司
  • 2023-06-30 - 2023-09-19 - H03L7/089
  • 本发明提供一种双线性化鉴频鉴相电路及小数分频的电荷泵锁相环,所述双线性化鉴频鉴相电路包括第一鉴频鉴相子电路、第二鉴频鉴相子电路及延时调节子电路,基于延时调节子电路的延时处理,反馈分频输出信号与反馈分频输出延时信号之间具有预设相位差,第一控制信号的上升沿与第二控制信号的上升沿之间具有预设相位差,电荷泵放电电流的下降沿与电荷泵充电电流的下降沿之间也具有预设相位差,使得电荷泵放电电流与电荷泵充电电流同步变化,实现了电荷泵充放电电流的线性化;同时,电荷泵的充电电流与电荷泵的放电电流相等,一个周期内有双倍充放电电流效果,能有效降低电荷泵的输出噪声及锁相环的闭环噪声。
  • 混合锁定检测器-201610519736.9
  • 陈新庆;刘海齐;张原 - 综合器件技术公司
  • 2016-07-05 - 2023-09-19 - H03L7/089
  • 本发明涉及一种混合锁定检测器。装置包括模拟电路和数字电路。模拟电路可以被配置为响应于(i)上脉冲的宽度与预定宽度的比较以及(ii)下脉冲的宽度与预定宽度的比较而生成使能信号。上脉冲和下脉冲可以响应于反馈信号与参考信号的比较而生成。当两个比较结果都在预定阈值内时,使能信号可以是有效的。数字电路可以被配置为生成代表在(i)反馈信号与(ii)参考信号之间的锁定状态的输出信号。锁定状态可以(a)在基于参考信号的脉冲数的决策时窗内并且(b)在使能信号为有效时确定。
  • 一种基于延迟线的高精度相位调节系统及方法-202310307770.X
  • 孙旭;王茂凌;张骏杨;尹茳;张恒;黄才兴;谢平;何定高 - 电信科学技术第五研究所有限公司
  • 2023-03-27 - 2023-09-15 - H03L7/089
  • 本发明涉及一种基于延迟线的高精度相位调节系统及方法,它包括:本地原子钟、PLL锁相环、TDC鉴相器、FPGA鉴相器、鉴相处理器、延迟线调相模块和时钟输出电路;PPL锁相环对本地原子钟输出的时钟进行处理后为TDC鉴相器和FPGA鉴相器提供工作时钟;TDC鉴相器通过FPGA鉴相器输出分频时钟与输入的外部时钟进行鉴相,并将鉴相结果输出给所述鉴相处理器;鉴相处理器对采集到的鉴相值进行处理得到调相值,并对调相值进行分析判断进行粗调还是细调后输出。本发明采用延迟线调节技术使设备的相位调节能够达到ps级别,从而提高了设备之间的同步精度。
  • 提取输入信号频率相位的方法及数字信号传输系统-202311022786.2
  • 刘昕 - 慷智集成电路(上海)有限公司
  • 2023-08-15 - 2023-09-12 - H03L7/089
  • 本发明涉及高速数字传输系统技术领域,尤其涉及一种提取输入信号频率相位的方法及数字信号传输系统,该提取输入信号频率相位的方法包括:发送端输入数据;数据选择性通过转换模块,并由转换模块转化为相应的信号;信号发送给接收端的检测模块,然后输入给接收端的锁相环;锁相环锁定数据的频率和相位。该方法无需借助辅助时钟或者单独的时钟信号,有利于简化信号频率和相位的提取办法,同时,该方法能够实现随机锁定,对输入的数据的频率范围没有限制,有利于扩大该方法的适用范围,提高了该方法的灵活性。本发明还提供一种数字信号传输系统用于实现上述提取输入信号频率相位的方法,该数字信号传输系统结构简单,且有利于扩大其适用范围。
  • 防止扫频锁相环鉴相器输出溢出方法、装置及毫米波雷达-202310658015.6
  • 邓伟;闫昂霄;贾海昆;池保勇 - 清华大学
  • 2023-06-05 - 2023-09-08 - H03L7/089
  • 本发明提供一种防止扫频锁相环鉴相器输出溢出的方法、装置及毫米波雷达,涉及射频、毫米波集成电路技术领域,包括:将扫频锁相环鉴相器的量程划分为多个区域;获取扫频锁相环鉴相器在相邻周期的第一输出值、第二输出值;根据第一输出值、第二输出值,结合两个输出值各自对应的区域确定扫频锁相环鉴相器的输出是否溢出;在扫频锁相环鉴相器的输出溢出的情况下,将扫频锁相环鉴相器的输出置为0,并根据溢出的方向,修正计数器的计数值。本发明在发生溢出的周期内,不会有错误的频差输入到环路中,提高了扫频线性度,保证了环路状态的稳定,避免因为鉴相器溢出而导致扫频频差的恶化。同时具有实现成本低、鲁棒可靠的特点。
  • 延迟调节方法及装置、锁定指示方法及装置、电子设备-202310692456.8
  • 周鹏;杨洲;黄华;全金海 - 中科海高(成都)电子技术有限公司
  • 2023-06-13 - 2023-09-08 - H03L7/089
  • 一种延迟调节方法及装置、锁定指示方法及装置、电子设备,延迟调节方法应用于分数锁相环中的锁定指示电路,延迟调节方法包括:基于第一配置信息和锁定指示电路中的初始波信号,确定第一时间差,第一配置信息包括分数锁相环中电荷泵的偏移电流量和充放电支路的支路电流值;基于第一时间差和预设时间差,确定延迟时间,延迟时间表征为初始波信号与延迟波信号的波形延迟时间;基于延迟时间控制锁定指示电路中的延迟单元执行延迟操作,得到延迟波信号,其中,锁定指示电路被配置为基于延迟波信号指示分数锁相环的锁定状态。
  • 应用于16Gbps及以上接口技术的锁相环电路-202310969679.4
  • 邓晓东 - 牛芯半导体(深圳)有限公司
  • 2023-08-03 - 2023-09-05 - H03L7/089
  • 本申请的实施例公开了一种应用于16Gbps及以上接口技术的锁相环电路,该应用于16Gbps及以上接口技术的锁相环电路中的第一电荷泵的输入端与鉴频鉴相器的信号输出端连接,第一电荷泵的输出端分别与压控振荡器的输入端和第一环路滤波器连接,压控振荡器的输出端与相位补偿小数分频器的输入端连接,相位补偿小数分频器的输出端与鉴频鉴相器的反馈信号输入端连接,相位补偿小数分频器用于实现对压控振荡器的输出信号进行分频的过程中所产生的相位误差进行补偿。本申请所提供的技术方案能够在压控振荡器分频后的信号与参考时钟信号之间存在相位误差时进行补偿,从而使得补偿后得到的反馈信号与参考时钟信号一致。
  • 一种低时钟抖动的分数锁相环-202310612194.X
  • 陆兆俊;常龙鑫;杨煜;徐玉婷;涂波 - 无锡中微亿芯有限公司
  • 2023-05-26 - 2023-08-22 - H03L7/089
  • 本申请公开了一种低时钟抖动的分数锁相环,涉及分数锁相环技术领域,该分数锁相环中设置流水线转换器对分频时钟信号以相位镜像的方式进行复制并以流水线输出机制输出多路反馈信号分别提供给多路鉴频鉴相器,每一路鉴频鉴相器和电荷泵独立鉴别输入的参考时钟和反馈信号的瞬时相位差,且彼此呈流水线操作方式,错开一个时钟周期进行鉴频鉴相,使得多个瞬时分频比产生的瞬时相位差经过电路转换,可以有效地降低同一时间内因瞬时相位差产生的压控电压波动,从而可以在不改变参考时钟和环路参数的情况下,降低压控电压的波动幅度,减小分数锁相环的抖动,可以满足输出时钟频率分辨率高且输出时钟抖动低的应用场景。
  • 一种电荷泵锁相环、锁相环和闭环控制电路-202010537332.9
  • 刘程斌 - 湖南国科微电子股份有限公司
  • 2020-06-12 - 2023-08-22 - H03L7/089
  • 本申请公开了一种电荷泵锁相环,包括:第一PFD、第二PFD、PMOS管、NMOS管、第一开关电流源、第二开关电流源、低通滤波器;还包括:数字延时模块,用于分别对第一PFD和第二PFD的输出信号进行延时,得到第一延时信号和第二延时信号;第一可控开关,与PMOS管相连,用于根据第一延时信号对PMOS管的导通状态进行控制,以使PMOS管的输出电压在开启时刻前与低通滤波器的上极板电压相等;第二可控开关,与NMOS管相连,用于根据第二延时信号对NMOS管的导通状态进行控制,以使NMOS管的输出电压在开启时刻前与低通滤波器的上极板电压相等。显然,这样就能够显著降低电荷泵锁相环所需要的设计成本。
  • 电荷泵电流失配补偿电路、电荷泵及锁相环-201910955515.X
  • 侯伶俐;区健聪 - 成都华微电子科技股份有限公司
  • 2019-10-09 - 2023-08-18 - H03L7/089
  • 本发明提供了锁相环电荷泵电流失配补偿电路、电荷泵和锁相环,属于集成电路领域。本发明通过增加计数器、脉宽放大电路、脉宽提取电路、补偿控制电路、补偿电流源电路对传统电荷泵进行改进,达到减少电荷泵充放电电流失配目的。本发明根据参考时钟和反馈时钟的相位差,利用脉宽放大电路和脉宽提取电路提取锁相环锁定后的微小相位差,产生一定脉宽的脉冲信号,最后利用数字电路根据脉宽信息,控制补偿电流源导通时间,实现充放电补偿控制,进一步降低锁相环电荷泵充放电电流的失配。本发明主要由数字电路搭建而成,基础电路简单,功耗低,版图面积小,可实现多次补偿,大大减少电荷泵电流失配,同时具有更好的噪声性能,降低了锁相环的抖动。
  • 锁相环、芯片及电子设备-202310509659.9
  • 杨晓风 - 深圳市九天睿芯科技有限公司
  • 2023-05-08 - 2023-08-15 - H03L7/089
  • 本发明公开一种锁相环、芯片以及电子设备,锁相环包括振荡器、分频器、相位误差抵消模块以及电压范围限制模块,相位误差抵消模块向振荡器输出第一电压,使振荡器输出的第一信号的相位述参考时钟的相位之间保持固定的相位差,电压范围限制模块根据第二电压与预设电压范围边界值之间的大小关系调节输入至振荡器的第三电压,使第一电压在预设电压范围内。本技术方案通过设置相位误差抵消模块和电压范围限制模块对振荡器输入双控制电压,相位误差抵消模块向振荡器输出第一电压实现低相位噪声和低杂散时钟,电压范围限制模块避免第一电压超出预设电压范围,既满足低相位噪声与低杂散时钟要求,同时又改善了鲁棒性和稳定性。
  • 电荷泵驱动器电路-201710530170.4
  • 皮埃尔·帕斯卡尔·萨瓦里;多米尼克·德尔贝克;比拉玛·贡巴拉 - 恩智浦美国有限公司
  • 2017-06-30 - 2023-08-01 - H03L7/089
  • 电荷泵驱动器电路包括输出级和电流发生器部件。所述输出级被布置成在其输入节点处接收控制电流信号,并且包括耦合在其输入节点和参考电压节点之间且被布置成提供电阻路径的电阻网络,所述控制电流信号流过所述电阻路径。所述输出级被布置成在其输出节点处基于在所述其输入节点处的电压电平来生成电荷泵控制电压信号。所述电流发生器部件被布置成接收电荷泵输出信号的电压电平的指示,并且取决于所述输出信号的所述电压电平生成反馈电流,其中所述反馈电流被注入到所述电阻网络的所述电阻路径中,所述控制电流信号流过所述电阻路径。
  • 锁相环、芯片及电子设备-202310510035.9
  • 杨晓风 - 深圳市九天睿芯科技有限公司
  • 2023-05-08 - 2023-07-28 - H03L7/089
  • 本发明公开一种锁相环、芯片以及电子设备,锁相环包括振荡器、分频器、相位误差抵消模块以及频率锁定模块,相位误差抵消模块向振荡器输出第一电压,使振荡器输出的第一信号的相位与参考时钟的相位之间保持固定的相位差,频率锁定模块根据频率比较结果向振荡器输出第二电压,以控制振荡器输出的第一信号的频率。本技术方案通过设置相位误差抵消模块和频率锁定模块对振荡器输入双控制电压,相位误差抵消模块向振荡器输出第一电压实现低相位噪声和低杂散时钟,频率锁定模块根据频率比较结果输出第二电压控制振荡器输出信号的频率,既满足低相位噪声与低杂散时钟要求,同时又扩大了锁相环的频率锁定范围。
  • 带运算放大器的差分电荷泵电路-201910874235.6
  • 晋超超;朱天成;候俊马 - 天津津航计算技术研究所
  • 2019-09-17 - 2023-07-28 - H03L7/089
  • 本发明属于集成电路设计技术领域,具体涉及一种带运算放大器的差分电荷泵电路,所述差分电荷泵电路包括:电流源I1、上拉电流镜、下拉电流镜、传输门开关、运算放大器、第一电阻R1、第一电容C1、第二电容C2、第三电容Cp3和第四电容CP4;本发明具备如下有益效果:(1)改善了传统电荷泵充电电流和放电电流不匹配的问题。(2)解决了时钟馈通的问题。(3)改善了电荷共享效应影响。
  • 一种PLL抗干扰锁定实现方法及系统-202310437609.4
  • 杨堃;王海力 - 京微齐力(北京)科技股份有限公司
  • 2023-04-22 - 2023-07-25 - H03L7/089
  • 本发明实施例提供了一种PLL抗干扰锁定实现方法及系统,当PLL的反馈时钟和参考时钟稳定一致时,产生稳定的第三锁定信号;此时利用第三锁定信号控制对反馈时钟和参考时钟的采样方式,并最终输出第三锁定信号,作为抗干扰的PLL锁定状态指示信号。切换后输出的第三锁定信号将不会受到参考时钟快速抖动而导致输出低电平,从而消除了参考时钟快速抖动引起误报PLL失锁的情况,并且利用简单的异或非、与逻辑电路解决了参考时钟完全消失后PLL锁定状态挂起的问题。
  • 一种用于延迟锁相环的电荷泵电路-201911355896.4
  • 周前能;王道明;李红娟 - 重庆邮电大学
  • 2019-12-25 - 2023-07-21 - H03L7/089
  • 本发明请求保护一种用于延迟锁相环的电荷泵电路,包括充放电流偏置电路及电荷泵核心电路。充放电流偏置电路采用工作在线性区MOS管作源极负反馈阻抗结构来提高电流精度;电荷泵核心电路采用NMOS管M20栅极与PMOS管M19栅极相连且NMOS管M20源极接外部地线GND结构、PMOS管M21栅极与NMOS管M22栅极相连且PMOS管M21源极接外部电源VDD结构等技术抑制电路电荷共享效应,采用放电反馈电路及充电反馈电路来提高电荷泵充/放电电流匹配性能,采用PMOS管M17及NMOS管M18分别构成MOS电容抑制电荷泵开关阶段由于馈通引起输出端抖动问题,从而实现一种用于延迟锁相环的电荷泵电路。
  • 用于抑制锁相环输出时钟杂散的控制方法及电路-201910577504.2
  • 成俊;陈婷 - 西安紫光国芯半导体有限公司
  • 2019-06-28 - 2023-07-14 - H03L7/089
  • 本发明涉及一种锁相环电路,具体涉及一种用于抑制锁相环输出时钟杂散的控制方法及电路;解决了现有锁相环对杂散的抑制不够强,不能满足人们的需求的技术问题。本发明的技术解决方案是:一种用于抑制锁相环输出时钟杂散的控制方法,包括以下步骤:1)电荷泵产生输入信号Vcp;2)使用第一低通滤波器对所述输入信号Vcp进行低通滤波处理;3)使用纹波抑制模块对低通滤波处理后的信号进行纹波抑制,输出压控振荡器的控制信号Vctrl;4)压控振荡器根据控制信号Vctrl产生输出时钟的频率,所述频率即为锁相环输出时钟的频率。本发明较之现有技术,能够更好的抑制锁相环输出时钟的杂散。同时本发明还提供了一种用于抑制锁相环输出时钟杂散的控制电路。
  • 锁相环电路及其控制方法、雷达、车辆-202310204309.1
  • 张恒;秦屹;林建东;焦子朋;申辉;胡玉斌 - 森思泰克河北科技有限公司
  • 2023-03-06 - 2023-07-07 - H03L7/089
  • 本申请提供一种锁相环电路及其控制方法、雷达、车辆。该锁相环电路包括:鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和分频器依次连接组成的锁相环环路、切换电路和控制‑计时电路;其中,控制‑计时电路分别与分频器和切换电路连接,用于判断锁相环扫频状态,并根据锁相环扫频状态输出控制信息以控制切换电路执行电荷泵和环路滤波器的电路状态切换操作;切换电路分别与电荷泵和环路滤波器连接,用于切换电荷泵和环路滤波器的电路状态,以调整锁相环环路的电荷泵电流和环路带宽。本申请在不同扫频阶段适应调节整个锁相环的电荷泵电流和的环路带宽,以满足噪声性能需求和提升雷达对高速目标的测量能力。
  • 一种频率综合器-202310389763.9
  • 沈鑫宇;张钊;刘力源;刘剑;吴南健 - 中国科学院半导体研究所
  • 2023-04-12 - 2023-07-04 - H03L7/089
  • 本申请公开了一种频率综合器包括:具有参考时钟信号Fref输入端和分频信号Fdiv输入端的鉴频鉴相器,鉴频鉴相器的UP信号输出端通过比例路径电荷泵连接环路滤波器;鉴频鉴相器的UP/DN信号输出端通过线性积分路径电荷泵连接积分环路滤波器;环路滤波器与LC压控振荡器之间形成第一信号VP通路,积分环路滤波器与LC压控振荡器之间形成第二信号VI通路;LC压控振荡器通过输出缓冲器输出端输出时钟信号CLKOUT;时序电路的输入端与鉴频鉴相器的信号输出端连接,时序电路的输出端分别连接比例路径电荷泵和线性积分路径电荷泵。在小数调制的范围内的线性度高、电流噪声低的电荷泵,使得整个锁相环的带内噪声不受到量化噪声混叠的影响,具有低功耗、低抖动的优点。
  • 一种D触发器和应用于抗辐射锁相环的鉴频鉴相器加固结构-202310217199.2
  • 刘红侠;向琦;王树龙;陈树鹏 - 西安电子科技大学
  • 2023-03-07 - 2023-07-04 - H03L7/089
  • 本发明涉及一种D触发器和应用于抗辐射锁相环的鉴频鉴相器加固结构,该D触发器包括相互连接的时钟信号滤波电路、输入信号滤波电路、复位信号滤波电路和双锁存电路;该鉴频鉴相器加固结构包括D触发器和基于差分级联电压开关逻辑的基本门电路,当D触发器的三个输入端受到粒子轰击时,利用滤波结构阻塞小于额定宽度的脉冲在电路中传播,使得SET脉冲不能传输至锁存电路;当D触发器内部存储节点受到粒子轰击而造成电平翻转时,利用内部相互耦合的存储节点相互钳制保持各节点电压稳定,将电压翻转的节点钳位回正常电压。本发明可以有效缓解锁相环中鉴频鉴相器所受的辐照影响,且抗单粒子轰击能力较强,同时对锁相环的正常工作状态影响小。
  • 提供无抖动或抖动减少的输出信号的系统和方法-201811144678.1
  • 艾德温·沙彭顿克 - 恩智浦有限公司
  • 2018-09-28 - 2023-06-30 - H03L7/089
  • 本文中公开用于至少部分地基于输入信号和时钟信号以避免或减少抖动的方式提供输出信号的系统和方法,包括例如数/模转换器(DAC)。在一个示例实施例中,此系统包括:输出信号产生组件;第一组件,其具有第一开关和可变特性;以及多个第二组件,其各自具有相应额外开关和相应固定特性。所述可变特性的值至少部分地基于输入信号和时钟信号来设定,使得当所述可变特性至少间接地影响由所述输出信号产生组件进行的所述输出信号的产生时,所述输出信号达到第一电平,所述第一电平至少间接地取决于所述时钟信号相对于所述输入信号的相位。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top