[发明专利]全精度低通IIR滤波器的FPGA实现方法在审

专利信息
申请号: 202111499149.5 申请日: 2021-12-09
公开(公告)号: CN114142830A 公开(公告)日: 2022-03-04
发明(设计)人: 陈绪聪;赵志坚 申请(专利权)人: 常州同惠电子股份有限公司
主分类号: H03H17/04 分类号: H03H17/04
代理公司: 常州联正专利代理事务所(普通合伙) 32546 代理人: 张岳
地址: 213000 *** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种全精度低通IIR滤波器的FPGA实现方法,包括如下步骤:(1)IIR滤波器数学模型的建立;(2)直接型IIR数字滤波器基础结构的建立;(3)ΣΔ噪声整形技术消除截位误差。本发明基于FPGA平台,结合ΣΔ噪声整形技术对直接型IIR低通滤波器的截位输出进行调制,进而实现了传统技术所无法达到的全精度低通滤波输出,本发明满足了电子测量、数字通信等领域对高速实时IIR低通滤波器的需求。
搜索关键词: 精度 iir 滤波器 fpga 实现 方法
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于常州同惠电子股份有限公司,未经常州同惠电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202111499149.5/,转载请声明来源钻瓜专利网。

同类专利
  • 高采样率可变截止频率数字滤波器的实现方法-202311167392.6
  • 徐瑞杰;白洪超 - 青岛艾诺仪器有限公司
  • 2023-09-12 - 2023-10-20 - H03H17/04
  • 本发明属于谐振滤波领域,具体公开了一种高采样率可变截止频率数字滤波器的实现方法,包括以下步骤:S1、计算谐波源的分频比;S2、利用CIC抽取滤波器降低所述谐波源的采样率后进行功率补偿;S3、设置数字滤波器的参数,得到滤波后的谐波;S4、利用CIC插值滤波器对步骤S3中的谐波进行插值及功率补偿。本发明通过CIC滤波器能够实现降采样,同时引入一个反sin函数来进行功率补偿;另外本发明通过设置滤波器系数满足等同步进带宽,再结合上述的补偿滤波器,便可做到同一采样率,截止频率步进实现。本发明从数字的角度上弥补了硬件的灵活性不足,并且资源利用率很低。
  • 一种滤波参数确定方法、滤波方法及相关装置-202110871034.8
  • 黄坤朋 - 国光电器股份有限公司
  • 2021-07-30 - 2023-10-20 - H03H17/04
  • 本发明实施例公开了一种滤波参数确定方法、滤波方法及相关装置,滤波参数确定方法包括:获取声音播放系统的传输特性函数;采用IIR滤波器模拟传输特性函数得到IIR滤波器传输函数;求解IIR滤波器传输函数得到IIR滤波器的初始零点和初始极点;从初始零极点和初始极点中确定出最小相位的第一零点和第一极点;根据声音播放系统的频率参数对最小相位的第一零点和第一极点进行简化得到第二零点和第二极点;将第二零点和第二极点互换得到IIR滤波器的目标零点和目标极点;基于IIR滤波器的目标零点和目标极点确定IIR滤波器的滤波参数,具有该滤波参数的滤波器,既能够对声音播放系统的主要特性进行精确补偿,又可以提高处理效率,实现了实时补偿声音信号。
  • 插值滤波器装置,系统和方法-202310277155.9
  • A·巴尔;G·阿加尔沃 - 意法半导体国际有限公司
  • 2023-03-21 - 2023-09-22 - H03H17/04
  • 本公开涉及插值滤波器装置,系统和方法。一种方法基于输入信号生成延迟信号,并对延迟信号应用向量幅值缩放,从而生成一个或多个向量幅值缩放信号。输入信号被加到一个或多个向量幅值缩放信号,生成一个或多个相移信号。将补偿缩放应用于一个或多个相移信号,生成一个或多个补偿信号。组合输入信号和一个或多个补偿信号,生成插值输出信号。该方法可以由装置或系统来实现。
  • 近零等待时间模拟双二阶无限脉冲响应滤波器-202211541392.3
  • N·蒙特萨纳 - 波音公司
  • 2022-12-02 - 2023-07-28 - H03H17/04
  • 本发明涉及近零等待时间模拟双二阶无限脉冲响应滤波器。示例提供了一种用于模拟双二阶无限脉冲响应(IIR)滤波器的方法和设备。放大器生成与所接收到的RF信号相对应的正输出信号以及负输出信号。与滤波器的正臂相关联的一组可选择性切换的延时电路造成与希望采样频率相对应的预定延迟。第一组可配置的可变增益放大器对正输出信号进行放大以建立一组正系数。与滤波器的负臂相关联的一组可选择性切换的延时电路造成预定延迟。生成经延迟的负输出信号,由第二组可配置的可变增益放大器对该经延迟的负输出信号进行放大以建立一组负系数。一组功率组合器用作求和结点,以将经延迟的正输出信号和经延迟的负输出信号组合成单个输出信号。
  • 一种并行IIR通用滤波器的实现方法及装置-202211308363.2
  • 请求不公布姓名 - 思澈科技(重庆)有限公司
  • 2022-10-25 - 2023-05-23 - H03H17/04
  • 本发明属于滤波器领域,具体涉及一种并行IIR通用滤波器的实现方法及装置;所述方法包括将输出序列划分为第一序列和第二序列;建立大小为2Q的内部缓存空间,采用乒乓buffer方式并行读取第一序列中待处理数据,每次循环移位读出Q个数据,并使用Q个乘法器对Q个数据进行乘累加操作;复用2Q的内部缓存空间,采用乒乓buffer方式读取第二序列中待处理数据循环移位取数,每次循环移位读出Q个数据,并采用Q个乘法器计算Q阶数据。本发明将滤波器的输出序列分为两部分进行处理,每个部分同时并行处理多个数据,能够提升处理速度和效率;同时,本发明具有硬件资源占用小、处理速度快、通用性等特点。
  • 基于陷波参数量化分析的多级串联陷波器优化设计方法-202210813835.3
  • 周金祥;张敏;汤继强;魏世通;薄乐 - 北京航空航天大学宁波创新研究院
  • 2022-07-12 - 2023-05-23 - H03H17/04
  • 本发明公开了一种基于陷波参数量化分析的多级串联陷波器优化设计方法,包括以下步骤:获取陷波深度、陷波宽度,基于所述陷波深度、陷波宽度,获得优化后的带宽因数、深度参数、宽度参数;基于所述优化后的带宽因数,获得优化后的第一品质因数;基于所述深度参数、宽度参数,获得优化后的第二品质因数;获取磁轴承闭环控制系统的自激振荡频率点;基于所述自激振荡频率点、优化后的第一品质因数,设计通用型陷波器;基于所述自激振荡频率点、优化后的第二品质因数,获得改进双T型陷波器;所述改进双T型陷波器用于对所述磁轴承闭环控制系统的自激振荡进行抑制。本发明具有原理简单、可靠性高、步骤易于实现的优点。
  • 一种基于现场可编程门阵列的可调分数阶无源电容-201910629566.3
  • 梁贵书;刘坤;刘欣 - 华北电力大学(保定)
  • 2019-07-12 - 2023-05-02 - H03H17/04
  • 本发明公开了基于现场可编程门阵列的可调分数阶无源电容,所述无源电感通过以下步骤实现:步骤1:利用Charef法将分数阶积分算子近似为s域部分分式展开式;步骤2:将步骤1中s域的部分分式展开式乘以s,得到分数阶微分算子s1‑m(0<m<1)的s域近似公式;步骤3:利用后向欧拉法实现s‑>z变换,得到一个一阶环节并联的N阶IIR滤波器;步骤4:确定二进制补码形式下滤波器系数位数和状态变量位数;步骤5:利用Verilog方法编程,在FPGA上实现步骤3的滤波器;步骤6:搭建外围电路,驱动模数转换器和数模转换器,分别实现单端子分数阶无源电容和单端口分数阶无源电容。
  • 一种数字滤波的方法、装置和测试台架-202211412627.9
  • 孙起升;张春波;姚恺涵 - 厦门钨业股份有限公司
  • 2022-11-11 - 2023-03-07 - H03H17/04
  • 本申请实施例提供了一种数字滤波的方法、装置和测试台架,用于简化高阶滤波器的设计参数。数字滤波的方法,包括:初始化;获取第n次采样值Xn;根据预设函数获得第n次N阶滤波值预设函数为第n次N阶滤波值关于滤波系数a、第n次采样值Xn和第k次至第n‑1次N阶滤波值的函数;若不符合结束条件,则令k自加1,执行所述获取第n次采样值Xn的步骤;若符合结束条件,则结束。根据第n次N阶滤波值之前的N次N阶滤波值,以及第n次采样值Xn递推地确定第n次N阶滤波值在设计高阶滤波器时,需要确定的参数只有滤波阶数N、滤波系数a,以及第1次至第N次N阶滤波值的初始值,参数少。
  • 一种并行IIR通用滤波器的实现装置-202222811246.X
  • 请求不公布姓名 - 思澈科技(重庆)有限公司
  • 2022-10-25 - 2023-02-03 - H03H17/04
  • 本实用新型属于滤波器领域,涉及一种并行IIR通用滤波器的实现装置;所述实现装置包括配置寄存器、AHB总线控制模块、AMEM存储器、BMEM存储器、XMEM存储器、YMEM存储器、乒乓buffer控制模块和乘累加模块;所述配置寄存器连接有AHB总线控制模块和乒乓buffer控制模块,所述AHB总线控制模块连接有AMEM存储器、BMEM存储器、XMEM存储器以及乘累加模块;AMEM存储器、BMEM存储器、XMEM存储器以及YMEM存储器连接有乒乓buffer控制模块;所述乒乓buffer模块连接有乘累加模块。本实用新型改变了乘累加模块的连接方式,不需要增加较多的乘累加模块,即可获得较快的处理速度。
  • 基于并行滤波的信号抽取滤波方法及系统-202210788753.8
  • 杜涛涛;周资伟;王萌 - 湖南艾科诺维科技有限公司
  • 2022-07-06 - 2022-11-11 - H03H17/04
  • 本发明公开了一种基于并行滤波的信号抽取滤波方法及系统,系统包括结果选择器和至少两个级联的全并行2倍快速抽取滤波器模块,方法包括:获取第一类并行数据,设置运行时钟;将第一类并行数据分解为第一输入数据和第二输入数据,将第一输入数据和第二输入数据分别经过对应滤波器后叠加得到第二类并行数据;若当前全并行2倍快速抽取滤波器模块不为第一级和最后一级,将第二类并行数据发送给第二FIFO,以转换为抽取结果数据并输入结果选择器,并将第二类并行数据发送给第一FIFO,以转换为第一类并行数据后输入下一级全并行2倍快速抽取滤波器模块。本发明提高了抽取滤波的数据吞吐量和整体数据处理速度,并且可以选择输出不同抽取倍数的结果。
  • 一种滤波器设计方法及装置、存储介质-202210788140.4
  • 魏天才 - OPPO广东移动通信有限公司
  • 2022-07-04 - 2022-09-30 - H03H17/04
  • 本申请实施例提供了一种滤波器设计方法及装置、存储介质,包括:获取当前滤波器参数;并将当前滤波器参数分别输入多个频带对应的多个损失函数和滤波器对应的总损失函数中,得到多个频带对应的多个损失值和总损失值;在根据多个损失值和总损失值,确定出多个频带的性能指标满足对应的多个设计目标的情况下,将当前滤波器参数确定为滤波器的设计参数;其中,多个损失函数为根据多个频带对应的多个设计目标设计出的损失函数;总损失函数为基于多个频带对应的多个加权因子,对多个损失函数进行加权求和处理,设计出的损失函数。
  • 一种基于软件无线电的动态可配音频重采方法-202210755409.9
  • 石玉;江茹;杜奇龙;尉旭波;钟慧 - 电子科技大学
  • 2022-06-29 - 2022-09-06 - H03H17/04
  • 本发明公开了一种基于软件无线电的动态可配音频重采方法,涉及通信软件无线电技术领域,解决了现有技术中的音频重采模块使用的IP核、以及滤波器会占用大量的资源的问题,通过Cordic核产生NCO,并将滤波器模块中的系数进行重载,位宽自动截位,可以节省大量BRAM和LUT资源,通过ARM中编写的控制器,下发控制命令,对FPGA模块进行配置,提高了系统的效率,实现了动态可配,符合软件无线电的思想;在可靠的软件无线电平台上,通过ARM对音频重采模块下发滤波器系数,以及带宽频率配置指令,极大程度节省FPGA上的资源,并提高了工程的灵活性。
  • 一种可编程抽取滤波器电路-202210570484.8
  • 邵杰;万书芹;蔡国文;卓琳;苏小波;薛颜;蒋颖丹 - 中国电子科技集团公司第五十八研究所
  • 2022-05-24 - 2022-08-05 - H03H17/04
  • 本发明公开一种可编程抽取滤波器电路,属于大规模数字集成电路设计领域,包括系数重映射模块、数据重映射模块、门控时钟模块和卷积模块;卷积模块包括依次相连的延时模块、加法模块、乘法模块、求和模块和溢出保护模块;可编程抽取滤波器电路的输入端口分别为滤波器系数、滤波器长度、抽取倍数、输入数据、时钟1和时钟2,输出端口为输出数据;滤波器系数输入至系数重映射模块,滤波器长度输入至加法模块和求和模块,抽取倍数输入至数据重映射模块和延时模块,输入数据输入至数据重映射模块,时钟1输入至数据重映射模块,时钟2输入至数据重映射模块和门控时钟门控。本发明为高速收发器接收链路提供一种灵活可配置的数字滤波方案。
  • 一种一阶IIR低通滤波器-202210504076.2
  • 杨峰;艾新宇 - 深圳市西城微科电子有限公司
  • 2022-05-10 - 2022-07-29 - H03H17/04
  • 本发明提供的一阶IIR低通滤波器,配置单元配置截止频率为上限值时获取滤波系数数组,以得到滤波参数最大值;配置截止频率为下限值时获取滤波系数数组,以得到滤波参数最小值;采集单元采集待滤波数据;指标确定单元计算自适应调整指标;自适应调整单元根据滤波参数最大值、滤波参数最小值、自适应调整指标调整滤波参数,以得到调整后的滤波系数数组;滤波单元根据调整后的滤波系数数组滤除待滤波数据中的高频噪声。一阶IIR低通滤波器采用自适应调整方式,在待滤波数据发生剧烈变化时具有更快的收敛速度,使得滤波后的数据对于原始数据的跟随性更好,在待滤波数据保持较低波动时,使得滤波后的数据更加的平稳,滤除更多的高频噪声干扰。
  • 全精度低通IIR滤波器的FPGA实现方法-202111499149.5
  • 陈绪聪;赵志坚 - 常州同惠电子股份有限公司
  • 2021-12-09 - 2022-03-04 - H03H17/04
  • 本发明涉及一种全精度低通IIR滤波器的FPGA实现方法,包括如下步骤:(1)IIR滤波器数学模型的建立;(2)直接型IIR数字滤波器基础结构的建立;(3)ΣΔ噪声整形技术消除截位误差。本发明基于FPGA平台,结合ΣΔ噪声整形技术对直接型IIR低通滤波器的截位输出进行调制,进而实现了传统技术所无法达到的全精度低通滤波输出,本发明满足了电子测量、数字通信等领域对高速实时IIR低通滤波器的需求。
  • 一种处理器、滤波方法及相关设备-202110476078.0
  • 孙瑞一;崔鲁平 - 睿思芯科(深圳)技术有限公司
  • 2021-04-29 - 2022-02-22 - H03H17/04
  • 本申请公开了一种处理器、滤波方法及相关设备,其中处理器包括:第一存储器,用于存储目标滤波数据,目标滤波数据包括N个输入样本、以及对N个输入样本进行M级滤波所对应的M组滤波系数;控制器,用于根据M与X之间的大小关系,将第一存储器中的N个输入样本、M组滤波系数调度至运算器中;运算器,用于基于N个输入样本和M组滤波系数,计算得到N个输入样本经过M级滤波的最终输出结果,并存储至第一存储器中;其中,当X小于M时,X个运算单元中至少一个运算单元用于计算至少两级滤波的中间输出结果;第二存储器,用于存储N个输入样本经过第i级滤波的中间输出结果。采用本申请,可以在通用处理器中实现灵活、高效的滤波功能。
  • 一种节约FPGA资源的抛物线插值滤波器-201910882198.3
  • 张勇 - 中国电子科技集团公司第五十八研究所
  • 2019-09-18 - 2021-11-02 - H03H17/04
  • 本发明公开了一种节约FPGA资源的抛物线插值滤波器,包括8个延时器、10个加法器、4个乘法器,本发明的实现架构与普通插值滤波器的实现架构相比,取消延时后的数据与插值参数α相乘环节,其值用延时前的数据乘以α的值的延时来代替;取消数据与(1+α)相乘环节,其值用延时前的数据乘以α的值与延时的数据相加来代替;取消数据与(‑α)相乘环节,其值用数据乘以α的值的符号位取反代替;取消数据与(α‑1)相乘环节,其值用延时前的数据乘以α的值与延时的数据相减来代替。本发明在性能指标完全相同的前提下,通过算法优化,大量节约Farrow结构的抛物线插值滤波器在FPGA上实现所需要的DSP乘法器处理器资源。
  • 一种二阶IIR数字陷波器及参数量化方法-201810196437.5
  • 不公告发明人 - 北京北方联星科技有限公司
  • 2018-03-09 - 2021-10-22 - H03H17/04
  • 本发明提出的一种二阶IIR数字陷波器及参数量化方法,可通过参数配置实现对全频带窄带干扰的抑制,能降低零极点极角偏差,以较少的资源消耗实现完善的全频带的陷波器零极点匹配和通带内滤波性能的平坦。所述二阶IIR数字陷波器的传递函数为其中b0,b1,b2,a1,a2为因果稳定LTI线性时不变系统的二阶IIR滤波器差分方程的量化参数,r,w0分别为因果稳定LTI线性时不变系统的二阶IIR陷波器差分方程的极点的极径,极角。
  • 脉冲噪声的自适应数字滤波方法和实施该方法的滤波器-201880087567.3
  • D·V·潘费罗夫 - 俄罗斯国家自动化研究所
  • 2018-11-15 - 2020-11-06 - H03H17/04
  • 本发明涉及计算和测量技术,并涉及用于处理测量信号的自适应数字滤波方法和自适应数字滤波器,可以用于在计算机和微控制器(微型计算机)中过滤信号,还可用于创建计算机软件以在脉冲噪声的背景下处理信号,尤其是测量信号。所要求保护的方法的本质在于,在单个滤波操作中,使用计算出的输入信号的变化率的绝对值的缩放值来使一阶递归滤波器自适应。所要求保护的设备的本质在于使用输入信号变化率绝对值的检测器和缩放单元,以根据所要求保护的自适应滤波方法使一阶递归滤波器的至少一个系数自适应。技术结果是在尽可能保留信号中的实际阶跃的边缘陡度的同时抑制脉冲噪声。同时,过滤器使用最少的计算资源,可应用于具有超低功耗的系统和仪器。
  • 一种针对LTE载波的数字滤波方法及装置-201710116220.4
  • 卢会群 - 广州慧睿思通信息科技有限公司
  • 2017-03-01 - 2020-09-22 - H03H17/04
  • 本发明公开了一种针对LTE载波的数字滤波方法及装置,方法包括以下步骤:调节输入信号和/或输出信号的采样率使适应系统需求的步骤;按照信号带宽大小,将不大于5MHz带宽的信号分为一组,由滤波模块A处理;将大于5MHz带宽的信号分为另外一组,由滤波模块B处理;滤波模块B处理后的信号,进一步经过时延调整模块处理,从而保证滤波模块A和滤波模块B两路信号时延的一致性;控制模块完成解析载波带宽、控制滤波模块A和滤波模块B切换以及控制时延调整模块的步骤。本发明能够解决某些特定LTE接收机设备中需要实时切换多种带宽载波滤波的问题,合理降低滤波系统的设计复杂度。
  • 基于FPGA的反馈信号控制方法、系统及光模块调制器-201710282961.X
  • 阮博 - 烽火通信科技股份有限公司
  • 2017-04-26 - 2020-05-12 - H03H17/04
  • 本发明公开了一种基于FPGA的反馈信号控制方法、系统及光模块调制器,涉及通讯技术领域。本方法包括以下步骤:FPGA接收反馈信号,并产生一参考正弦信号和一参考余弦信号,参考正弦信号与反馈信号的频率相同且相位不同,对参考正弦信号进行移相90度获得参考余弦信号;将参考正弦信号和参考余弦信号分别与反馈信号依次进行乘积运算和低通滤波处理后得到第一直流分量和第二直流分量;将第一直流分量和第二直流分量依据CORDIC算法计算获得原始信号的幅值和相位;使用原始信号的幅值和相位输出控制电压信号将反馈信号的幅值调整接近于零。本发明可以极大地提高Q值,确保能够从噪声中识别出微弱的原始信号。
  • 示波器及其支持多插值倍数的滤波方法、系统、数字芯片-201710161672.4
  • 王永添;宋民;李振军;郑文明 - 深圳市鼎阳科技有限公司
  • 2017-03-17 - 2017-12-15 - H03H17/04
  • 本发明公开了一种示波器及其支持多插值倍数的滤波方法、系统、数字芯片,其中,所述滤波系统包括滤波控制模块和多相滤波器。滤波控制模块存储预设插值倍数对应的多组滤波器系数;根据预设插值倍数与当前的插值倍数之间的倍数关系,在所述多组滤波器系数中找出当前插值倍数对应的滤波器系数;其中,所述预设插值倍数为多相滤波器支持的多个插值倍数的公倍数;多相滤波器根据滤波控制模块得到的当前插值倍数对应的滤波器系数进行插值滤波。本发明根据插值和多相滤波的原理,利用插值倍数之间存在的倍数关系,通过复用滤波器系数来减少需要的滤波器系数,从而达到节省存储空间的目的;同时,减少了设计不同插值滤波器的工作量。
  • 一种基于IIR滤波器的TACAN信号包络检测装置-201720593043.4
  • 吴涛;李向东;吴成文 - 西安瑞天航空科技有限公司
  • 2017-05-25 - 2017-12-15 - H03H17/04
  • 本实用新型公开了一种基于IIR滤波器的TACAN信号包络检测装置,涉及TACAN信号设备技术领域。包括执行模块、控制模块、存储模块、抽取模块、天线模块、输出缓冲模块、输出模块、第一按键模块和第二按键模块,控制模块连接着执行模块,执行模块连接着输出缓冲模块,输出缓冲模块连接着输出模块,控制模块连接着存储模块,存储模块与执行模块双向连接,控制模块连接着第一按键模块和第二按键模块,天线模块包括天线和天线接口单元,天线连接到天线接口单元,天线接口单元连接到抽取模块,抽取模块连接到执行模块。采用上述方案后,能提高检测的精确度和稳定性,降低检测成本,调试方便,能很好的保障飞行安全稳定进行。
  • 低延迟且低复杂度相移网络-201380028502.9
  • 张云 - 杜比实验室特许公司
  • 2013-05-14 - 2017-06-20 - H03H17/04
  • 可以用一个或多个非一阶全通递归滤波器创建高性能、低复杂度相移网络,非一阶全通递归滤波器被构建在多个一阶和/或二阶全通递归滤波器和/或延迟线之上。无论大小,可以将目标时间延迟指定为非一阶全通递归滤波器的约束。可以针对非一阶全通递归滤波器确定目标相位响应。可以使目标相位响应与利用非一阶全通递归滤波器的滤波器系数所计算出的相位响应之间的相位误差最小化以得到非一阶全通递归滤波器的滤波器系数的优化值组。
  • 多级IIR滤波器和利用其对数据进行并行化滤波的方法-201380024378.9
  • K·P·拉蒂 - 杜比实验室特许公司
  • 2013-04-17 - 2017-02-08 - H03H17/04
  • 在一些实施例中,其双二阶滤波器级与级之间等待时间的结合的多级滤波器、包括此类滤波器的系统(例如,音频编码器或解码器)、和用于多级双二阶滤波的方法。在典型的实施例中,滤波器的所有双二阶滤波器级可独立地操作以对数据执行完全并行化的处理。在一些实施例中,本发明的多级滤波器包括缓冲存储器、至少两个双二阶滤波器级、和被耦接并被配置为将单个指令流断言到滤波级的控制器。通常,多级滤波器被配置为利用对样本索引的迭代而不利用对双二阶滤波器级索引的迭代在单个处理环路中对输入样本的块执行多级滤波。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top