[发明专利]一种并行总线抗干扰的数字滤波方法在审
申请号: | 202110850138.0 | 申请日: | 2021-07-27 |
公开(公告)号: | CN113590522A | 公开(公告)日: | 2021-11-02 |
发明(设计)人: | 张涛;刘志江;唐俊 | 申请(专利权)人: | 卡斯柯信号有限公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;H03H17/02 |
代理公司: | 上海元好知识产权代理有限公司 31323 | 代理人: | 徐雯琼;张双红 |
地址: | 200070 上海市静安区*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种并行总线抗干扰的数字滤波方法,包含以下步骤:S1:利用FPGA或CPLD的总线采样时钟采样干扰信号,并在测试引脚上输出该干扰信号;S2:根据干扰信号宽度和采样时钟周期确定滤波位数;S3:对所述干扰信号进行滤波处理。本发明提供的数字滤波方法能够很好地滤除一些信号毛刺干扰,可提高总线的准确性和可靠性,同时并不会降低总线的速率;相比于在硬件上进行布局的改进,这种方法简单灵活,只需要在FPGA或CPLD的代码上进行优化就可以很好地解决问题;针对不同的干扰强度,可以灵活调整滤波器的宽度,提高时序的可靠性;并行总线易受干扰,可以灵活选择对特定信号做滤波。 | ||
搜索关键词: | 一种 并行 总线 抗干扰 数字 滤波 方法 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于卡斯柯信号有限公司,未经卡斯柯信号有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/202110850138.0/,转载请声明来源钻瓜专利网。
- 上一篇:消息推送方法、装置、设备与存储介质
- 下一篇:一种高低压电力设备的报警系统