[发明专利]基于锁相环的带宽调整方法、装置及系统在审

专利信息
申请号: 201910352515.0 申请日: 2019-04-29
公开(公告)号: CN110071719A 公开(公告)日: 2019-07-30
发明(设计)人: 王佳瑞;赵建中;周玉梅 申请(专利权)人: 中国科学院微电子研究所
主分类号: H03L7/107 分类号: H03L7/107
代理公司: 北京兰亭信通知识产权代理有限公司 11667 代理人: 赵永刚
地址: 100029 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种基于锁相环的带宽调整方法、装置及系统。所述方法包括:S101:加载增益参数至滤波器;S102:监测滤波器中积分路径输出的码值;S103:确定监测的码值中的最大码值和最小码值;S104:根据最大码值和最小码值,判断锁相环是否达到锁定,若是,执行S105,若否,执行S102;S105:判断所述带宽是否为最小的带宽,若是,执行S107,若否,执行S106;S106:更换增益参数,将更换后的增益参数作为新的增益参数,并执行S101,其中更换后的增益参数的值小于原增益参数的值;S107:确定带宽下的锁定状态为最终的锁定状态。本发明能够使锁相环在不同带宽下连续工作的同时,既加速锁相环的锁定,又兼顾调整锁相环的抖动性能,进而使得锁相环达到优良的工作状态。
搜索关键词: 锁相环 增益参数 带宽 锁定 滤波器 装置及系统 带宽调整 抖动性能 积分路径 监测 加载 输出
【主权项】:
1.一种基于锁相环的带宽调整方法,其特征在于,包括:步骤S101:加载增益参数至滤波器,以使所述锁相环在对应的带宽下锁定;步骤S102:监测滤波器中积分路径输出的码值;步骤S103:确定监测的码值中的最大码值和最小码值;步骤S104:根据所述最大码值和最小码值,判断所述锁相环是否达到锁定,若是,执行步骤S105,若否,执行步骤S102;步骤S105:判断所述带宽是否为最小的带宽,若是,执行步骤S107,若否,执行步骤S106;步骤S106:更换增益参数,将更换后的增益参数作为新的增益参数,并执行步骤S101,其中更换后的增益参数的值小于原增益参数的值;步骤S107:确定所述带宽下的锁定状态为最终的锁定状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910352515.0/,转载请声明来源钻瓜专利网。

同类专利
  • 基于锁相环的带宽调整方法、装置及系统-201910352515.0
  • 王佳瑞;赵建中;周玉梅 - 中国科学院微电子研究所
  • 2019-04-29 - 2019-07-30 - H03L7/107
  • 本发明提供一种基于锁相环的带宽调整方法、装置及系统。所述方法包括:S101:加载增益参数至滤波器;S102:监测滤波器中积分路径输出的码值;S103:确定监测的码值中的最大码值和最小码值;S104:根据最大码值和最小码值,判断锁相环是否达到锁定,若是,执行S105,若否,执行S102;S105:判断所述带宽是否为最小的带宽,若是,执行S107,若否,执行S106;S106:更换增益参数,将更换后的增益参数作为新的增益参数,并执行S101,其中更换后的增益参数的值小于原增益参数的值;S107:确定带宽下的锁定状态为最终的锁定状态。本发明能够使锁相环在不同带宽下连续工作的同时,既加速锁相环的锁定,又兼顾调整锁相环的抖动性能,进而使得锁相环达到优良的工作状态。
  • 一种快速锁定的锁相环电路-201910144751.3
  • 宏潇 - 上海华虹宏力半导体制造有限公司
  • 2019-02-27 - 2019-06-14 - H03L7/107
  • 本发明提供一种快速锁定的锁相环电路,第一鉴频鉴相器具有Fref输入端、Fback输入端,及输出端;第一鉴频鉴相器的输出端连接电荷泵的输入端;电荷泵输出端连接环路滤波器输入端;环路滤波器输出端连接压控振荡器输入端,压控振荡器输出端连接分频器输入端;具有Fref输入端、Fback输入端及UP1输出端的第二鉴频鉴相器;分频器输出端连接第一鉴频鉴相器的Fback输入端以及第二鉴频鉴相器的Fback输入端;第二鉴频鉴相器的UP1输出端连接电荷泵输出端以及所述环路滤波器的输入端。本发明的锁相环在锁定过程的初期,增大带宽,来加快锁定时间。接近锁定时,再降低带宽使其恢复到原有带宽,以达到减小相位噪声和毛刺的目的。
  • 一种自适应变增益快速响应锁相环改进方法-201710321945.7
  • 孟献仪;袁朋生;张洋;经雪园;王青松;刘雷;赵晓波;胡海涛 - 徐州润泽电气有限公司;徐州和纬信电科技有限公司
  • 2017-05-09 - 2019-01-15 - H03L7/107
  • 本发明公开了一种基于自适应变增益的锁相环改进方法,用于实现快速响应,包括:采样电网三相电压信号,利用Clark变换和Park变换将三相电压转换为两相电压ud与uq;根据基于同步坐标系的锁相环(SRF‑PLL)非线性数学模型,得到含非线性鉴相环节的锁相环开环传递函数;通过传递函数得到开环截止频率ωc与输入偏差e的关系,构建含幅值A、非线性系统偏差e与线性系统偏差uq的变增益函数,降低系统非线性度;利用该变增益函数改造传统PI控制器,设计自适应积分增益代替原有的ki,得到自适应变增益锁相环系统;通过对闭环等效线性系统进行时域分析,完成系统参数整定。本发明通过构建变增益控制,减小开环系统的非线性度,降低角速度与角度间的耦合关系,实现锁相环动态过渡时间的降低,并利用仿真平台对传统的锁相环系统和改进的锁相环系统进行动态响应对比分析。
  • 一种可扩展的多相位时钟产生系统及方法-201711463570.4
  • 张国;彭鹏;姜黎 - 湖南国科微电子股份有限公司
  • 2017-12-28 - 2018-06-22 - H03L7/107
  • 本申请公开了一种可扩展的多相位时钟产生系统及方法,该系统包括时钟源、时钟单元以及与时钟源的输出端一一对应连接的相位时钟单元,其中,时钟单元的时钟输入端与相位时钟单元的时钟输入端均与时钟源的输出端连接,时钟单元的输出端与相位时钟单元的输入D端连接。本申请提供的可扩展的多相位时钟产生系统通过时钟单元与相位时钟单元将时钟源输出的时钟进行相位扩展,可扩展性强,可以扩展到支持16相位、32相位,甚至于更多的时钟相位等;而且该系统结构简单,简化了多相位时钟设计复杂度,在很大程度上降低了时钟源设计的规格需求,减少了设计成本。
  • 一种自适应变增益快速响应锁相环改进方法-201710958810.1
  • 宋凤龙;田厚雪 - 新沂汇智电气有限公司
  • 2017-10-16 - 2018-03-06 - H03L7/107
  • 本发明公开了一种基于自适应变增益的锁相环改进方法,用于实现快速响应,包括采样电网三相电压信号,利用Clark变换和Park变换将三相电压转换为两相电压ud与uq;根据基于同步坐标系的锁相环(SRF‑PLL)非线性数学模型,得到含非线性鉴相环节的锁相环开环传递函数;通过传递函数得到开环截止频率ωc与输入偏差e的关系,构建含幅值A、非线性系统偏差e与线性系统偏差uq的变增益函数,降低系统非线性度;利用该变增益函数改造传统PI控制器,设计自适应积分增益代替原有的ki,得到自适应变增益锁相环系统;通过对闭环等效线性系统进行时域分析,完成系统参数整定。本发明通过构建变增益控制,减小开环系统的非线性度,降低角速度与角度间的耦合关系,实现锁相环动态过渡时间的降低,并利用仿真平台对传统的锁相环系统和改进的锁相环系统进行动态响应对比分析。
  • 一种新型结构的高速时钟数据恢复电路-201510709573.6
  • 唐重林;刘寅;刘伟平 - 北京华大九天软件有限公司
  • 2015-10-28 - 2017-05-10 - H03L7/107
  • 本发明涉及一种新型结构的高速时钟数据恢复电路,由高速数字式鉴相器,数字环路滤波器,相位插值控制器,相位插值器等模块组成。采用该种基于数字插值式的时钟数据恢复电路结构,解决了深亚微米CMOS工艺核心电压降低而导致的模拟电路设计难度加大和可靠性变差问题,而且还具有很好的工艺可移植性和灵活性。由于大部分电路都在数字域实现,与传统模拟结构相比,有效节省了面积和功耗。该电路与深亚微米CMOS标准工艺完全兼容,可以降低制造成本,便于推广应用。
  • 一种快速宽带跳频源模块的环路滤波装置-201510963419.1
  • 韩俊辉;张少春;郝绍杰;付永健;王钊;张峰 - 中国电子科技集团公司第四十一研究所
  • 2015-12-18 - 2016-05-25 - H03L7/107
  • 本发明公开了一种快速宽带跳频源模块的环路滤波装置,包括鉴相器、环路滤波器、开关电阻网络、门限补偿模块、加法器、压控振荡器、D/A预置模块和控制器,鉴相器根据中频和DDS相位差输出鉴相脉冲;鉴相脉冲经环路滤波器输出到开关电阻网络;开关电阻网络根据系环路需求由控制器控制获得合适的环路增益,输出到门限补偿模块;门限补偿模块输出与DA预置模块的输出经加法器产生压控振荡器的调谐电压控制压控振荡器输出相应频点;控制器控制D/A预置模块的输出;适用于宽频带、快跳速的跳频源中,可有效提高锁相环路的跳频速率,实现宽频带的高速跳频,使环路具有较好的动态性能和杂散抑制性能。
  • 自适应可变带宽锁相环-201110266339.2
  • 刘国军;朱红卫;李丹;胡冠斌 - 上海华虹NEC电子有限公司
  • 2011-09-08 - 2013-03-27 - H03L7/107
  • 本发明公开了一种自适应可变带宽锁相环,包括锁相环电路、自适应控制电路、阈值电压产生电路。自适应控制电路用于对压控振荡器的控制电压进行检测,并输出第一检测信号和第二检测信号。第一检测信号和第二检测信号输入到锁相环电路中并自动选取锁相环电路的工作频率区间。通过自适应控制电路输出的第一检测信号和第二检测信号还能够分别控制电荷泵的电流源、低通滤波器的参数以及压控振荡器的延迟单元的负载的大小来自动优化所述锁相环电路的带宽。
  • PLL电路-200780003588.4
  • 木村弘树;古幡司;北山康夫;大西直树 - 日本电波工业株式会社
  • 2007-02-23 - 2011-11-30 - H03L7/107
  • 在现有的PLL电路中相位噪声的抑制特性由于温度、个体差而产生偏差,并且在宽频带中难以得到稳定的抑制特性,本发明提供一种吸收由温度、个体差引起的相位噪声特性的变动并在宽频带中可得到稳定的相位噪声的抑制特性的PLL电路。该PLL电路在相位比较器的后级具备:保存对环路增益进行调节的第一参数的第一寄存器(6);将相位比较器(4)的输出与第一参数相乘的第一乘法器(7);保存对响应特性进行调节的第二参数的第二寄存器(12);将第一乘法器的输出与第二参数相乘的第二乘法器(13);以及根据使用频带·周围的温度·装置的个体差而对第一以及第二寄存器设定最佳的参数的CPU(20),将环路增益和响应特性调整到最佳值,在宽频带中得到良好的抑制特性。
  • PLL电路-201010163723.5
  • 古田敦士 - 恩益禧电子股份有限公司
  • 2010-04-12 - 2010-10-20 - H03L7/107
  • 提供了一种PLL电路。该PLL电路包括第一环路滤波器和第二环路滤波器。该PLL电路还包括:电流信号生成电路,该电流信号生成电路包括生成要被输出到第一环路滤波器的第一电流信号的第一输出驱动器和生成要被输出到第二环路滤波器的第二电流信号的第二输出驱动器;和控制电路,该控制电路选择第一输出驱动器和第二输出驱动器中的哪一个将被激活。
  • 无线通信装置中具有杂波减少的振荡器信号产生-200880106790.4
  • 金宏善;金进旭;张刚;杰里米·达恩·邓沃斯;蒂莫西·保罗·帕尔斯 - 高通股份有限公司
  • 2008-09-11 - 2010-08-11 - H03L7/107
  • 本发明描述用于在无线通信装置中产生振荡器信号的技术。锁相环路(PLL)可用以产生用于选定频率信道的振荡器信号。对于不同频率信道,不同PLL设定可用于PLL中的块。所述不同PLL设定可针对不同PLL环路带宽、不同电荷泵电流的量、与高分频比及低分频比的不同集合相关联的不同频率方程、与不同预分频比及/或不同整数分频比相关联的不同频率划分方案、用于超外差接收器或发射器的高侧注入或低侧注入及/或用于例如振荡器等一个或一个以上电路块的不同供应电压。可针对每一频率信道选择PLL设定的适当集合,使得可减少归因于杂波的不利影响。
  • 抖动抑制电路和抖动抑制方法-200880106221.X
  • 足立贵宏 - 日本电气株式会社
  • 2008-09-04 - 2010-08-11 - H03L7/107
  • 一种抖动抑制电路和抖动抑制方法,其可以同时满足缩短捕捉时间和高的抖动抑制特性。在使用数字锁相环(2)的抖动抑制电路(1,2)中,可以通过输入时钟和输出时钟(7)之间的相位差来确定环路是否处于同步状态,并根据确定的结果来改变环路滤波器(9)的特性,由此实现高的抖动抑制效果和缩短捕捉时间。
  • PLL频率合成器-200880006777.1
  • 菅野孝之;谷津田千一郎;大塚茂树;千叶裕 - 哉英电子股份有限公司
  • 2008-02-08 - 2010-01-06 - H03L7/107
  • 本发明的一个实施方式的PLL频率合成器(1)具有分频器(30)、相位比较器(40)、电荷泵(50)、环路滤波器(60)、电压控制振荡器(70)和切换开关(切换部(80)的内部)。环路滤波器(60)把半导体基板上的基准电位作为接地电位,切换开关形成于半导体基板(2)上,对是否要连接环路滤波器(60)的中间节点和半导体基板(2)上的基准电位的情况进行切换,以便切换环路滤波器(60)的时间常数。
  • 时钟和数据恢复电路-200810082081.9
  • 李朝政;曾子建 - 瑞昱半导体股份有限公司
  • 2008-03-06 - 2009-09-09 - H03L7/107
  • 一种时钟和数据恢复电路及其使用的调整回路频宽的方法。该电路包括:一压控振荡器,根据一控制电压产生一输出时钟;至少一电荷泵,根据一误差信号,决定一泵电流的输出;一回路滤波器,根据该泵电流产生该控制电压;及一控制器,利用该输出时钟来计算一输入数据的一连续长度,并根据该连续长度来控制该压控振荡器、该电荷泵、以及该回路滤波器中的至少一个,以便动态调整回路频宽。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top