[发明专利]一种多相时钟串行器及信号转换系统有效

专利信息
申请号: 201811607524.1 申请日: 2018-12-27
公开(公告)号: CN109687860B 公开(公告)日: 2022-12-02
发明(设计)人: 邓春菲;杨诗洋;何杰;王颀;刘飞;霍宗亮;叶甜春 申请(专利权)人: 中国科学院微电子研究所
主分类号: H03K19/0175 分类号: H03K19/0175;H03K19/21
代理公司: 北京集佳知识产权代理有限公司 11227 代理人: 李婷婷;王宝筠
地址: 100029 北京市朝阳*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 本申请涉及一种多相时钟串行器及信号转换系统,所述多相时钟串行器,应用在具有单一频率的信号转换系统中,包括多路并行数据预处理电路、等宽连续脉冲信号产生电路和多路复用电路;通过多路并行数据预处理电路对多路并行数据进行预处理,得到多个预处理串行数据,同时为后续的串行提供充足的建立时间;而所述等宽连续脉冲信号产生电路能够产生多个等宽脉冲信号,使得多路复用电路能够根据多个等宽时钟脉冲将多路预处理串行数据进行最终的串行处理,从而得到串行数据流。等宽脉冲信号的产生无需使用分频器,从而简化了多相时钟串行器的结构。
搜索关键词: 一种 多相 时钟 串行 信号 转换 系统
【主权项】:
1.一种多相时钟串行器,其特征在于,应用在具有单一频率的信号转换系统中,所述多相时钟串行器包括:多路并行数据预处理电路、等宽连续脉冲信号产生电路和多路复用电路;所述多路并行数据预处理电路接收多路并行数据的输入和初始时钟信号;所述等宽连续脉冲信号产生电路接收所述初始时钟信号,并对所述初始时钟信号进行延迟,得到多个延迟时钟信号,相邻两个所述延迟时钟信号的延迟时间相同;对相邻的两个所述延迟时钟信号进行逻辑运算产生多个高电平宽度相同,且在时间轴上连续的多个等宽时钟脉冲;所述多路并行数据预处理电路根据所述初始时钟信号和多个延迟时钟信号对所述多路并行数据进行至少一级串行处理,得到多路预处理串行数据;所述多路复用电路根据所述多个等宽时钟脉冲将所述多路预处理串行数据进行串行处理,得到串行数据流。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201811607524.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top