[发明专利]一种自适应宽频带数字时钟插值器单元有效

专利信息
申请号: 201810967331.0 申请日: 2018-08-23
公开(公告)号: CN109104170B 公开(公告)日: 2019-07-02
发明(设计)人: 杨海峰;王昕宇 申请(专利权)人: 上海奥令科电子科技有限公司
主分类号: H03K5/00 分类号: H03K5/00
代理公司: 北京慕达星云知识产权代理事务所(特殊普通合伙) 11465 代理人: 李冉
地址: 200000 上海市浦东新区自由贸*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种自适应宽频带数字时钟插值器单元。包括时序控制逻辑电路、自适应宽频带控制和偏置产生模块和时钟输出电路,通过自适应调节插值器单元的电流大小和负载电容大小,从而选出最合适电流和电容保证插值器高精度相位插值,本申请的自适应特点保证了插值器可以在宽频带输入也能保证进行高精度相位插值,同时由于自适应调整特性选择了合理的电容和电流,因而插值器的延时尽可能的小,可以应用于对延时要求比较高的场合。
搜索关键词: 插值器 宽频带 自适应 数字时钟 电容 时序控制逻辑电路 偏置产生模块 时钟输出电路 自适应调节 自适应调整 负载电容 合适电流 特性选择 延时要求 保证 延时 申请 应用
【主权项】:
1.一种自适应宽频带数字时钟插值器单元,其特征在于,包括:时序控制逻辑电路、自适应宽频带控制和偏置产生模块和时钟输出电路;所述自适应宽频带数字时钟插值器单元具有两个不同相位时钟输入信号CKI和CKQ,所述自适应宽频带数字时钟插值器单元工作在多相位插值状态;CKI和CKQ经过所述时序控制逻辑电路的逻辑运算输出CK1_D、CKP_D和CKN_D,并发送至所述时钟输出电路;CKI和CKQ经过所述自适应宽频带控制和偏置产生模块输出PB、NB、CSEL0、CSEL1、CSEL2,并发送至所述时钟输出电路;所述时钟输出电路输出一个时钟信号CKO1;其中,所述自适应宽频带控制和偏置产生模块包括控制信号产生电路、内插单元镜像电路以及检测和控制偏置信号产生模块;所述控制信号产生电路将输入的CKI和CKQ信号经逻辑门电路输出相位差值低脉冲信号CTL,并发送至所述内插单元镜像电路;所述内插单元镜像电路包含负载电容,并通过接收所述控制信号产生电路发送的CTL信号和所述检测和控制偏置信号产生模块发送的PB、NB、CSEL0、CSEL1、CSEL2,对负载电容进行充电,同时输出一个时钟信号CKO2,所述内插单元镜像电路通过负载电容大小的变化控制输出时钟信号CKO2变化,并将CKO2发送至所述检测和控制偏置信号产生模块;所述检测和控制偏置信号产生模块包括负载电容调整控制信号输出电路、电流调整控制信号输出电路、自适应信号电路、电流调整电路和输出PB、NB电路组成,通过接收到的所述内插单元镜像电路发送的CKO2时钟信号经D触发器作用输出负载电容控制信号CSEL0、CSEL1和CSEL2,以及电流控制信号Q0、Q1、Q2和Q3,来改变输出PB、NB电路中的两个NMOS管之间的节点电流大小和两个电压节点PB和NB的大小,从而改变所述时钟输出电路和所述内插单元镜像电路的电流;其中,所述时钟输出电路包含负载电容CL、C0、C1和C2,所述时钟输出电路接收所述检测和控制偏置信号产生模块发送的PB、NB、CSEL0、CSEL1、CSEL2以及所述时序控制逻辑电路发送的CK1_D、CKP_D和CKN_D,来控制负载电容CL一端的节点X的电压变化,从而改变输出时钟信号CKO1。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海奥令科电子科技有限公司,未经上海奥令科电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810967331.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top