[发明专利]包括一个或多个逻辑电路区域的可调反向偏压的集成电路有效

专利信息
申请号: 201711431161.6 申请日: 2017-12-26
公开(公告)号: CN108242924B 公开(公告)日: 2023-06-02
发明(设计)人: D·R·延森;P·阿斯贝克;F·哈斯巴尼 申请(专利权)人: 大北欧听力公司
主分类号: H03K17/687 分类号: H03K17/687
代理公司: 北京尚诚知识产权代理有限公司 11322 代理人: 顾小曼
地址: 丹麦,*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及集成半导体电路、其控制方法及听力设备,电路包括第一逻辑电路区域,其包括用于将第一区域时钟信号供应至第一逻辑电路区域的数字逻辑电路的第一区域时钟网络。还包括时钟门控电路,配置为根据时钟信号导出第一区域时钟信号,并根据第一逻辑电路区域的状态选择信号选择性地施加和中断第一区域时钟信号。第一逻辑电路区域包括分别连接至数字逻辑电路的PMOS和NMOS晶体管的相应主体的第一和第二反向偏置电压栅格。集成半导体电路还包括可控反向偏置电压发生器,配置为根据状态选择信号在第一电平和第二电平之间调节第一反向偏置电压栅格的反向偏置电压;并且根据状态选择信号在第一电平和第二电平之间调节第二反向偏置电压栅格的反向偏置电压。
搜索关键词: 包括 一个 逻辑电路 区域 可调 反向 偏压 集成电路
【主权项】:
1.一种集成半导体电路,包括:时钟信号栅格,用于将时钟信号分配至一个或多个逻辑电路区域;第一逻辑电路区域,由正DC电源电压和负DC电源电压供电;所述第一逻辑电路区域包括:第一区域时钟网络,用于将第一区域时钟信号供应至所述第一逻辑电路区域的一个或多个数字逻辑电路;时钟门控电路,配置为根据所述时钟信号导出所述第一区域时钟信号,并且根据所述第一逻辑电路区域的状态选择信号来选择性地施加和中断所述第一区域时钟信号,第一反向偏置电压栅格和第二反向偏置电压栅格,所述第一反向偏置电压栅格连接至所述一个或多个数字逻辑电路的PMOS晶体管的相应主体,并且所述第二反向偏置电压栅格连接至所述一个或多个数字逻辑电路的NMOS晶体管的相应主体,可控反向偏置电压发生器,配置为:根据所述状态选择信号,在第一电平和第二电平之间调节所述第一反向偏置电压栅格的第一反向偏置电压;并且根据所述状态选择信号,在第一电平和第二电平之间调节所述第二反向偏置电压栅格的反向偏置电压。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大北欧听力公司,未经大北欧听力公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711431161.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top