[发明专利]非整数频率时钟脉冲产生电路及其方法无效
申请号: | 201110225393.2 | 申请日: | 2011-08-03 |
公开(公告)号: | CN102811038A | 公开(公告)日: | 2012-12-05 |
发明(设计)人: | 周明忠 | 申请(专利权)人: | 瑞鼎科技股份有限公司 |
主分类号: | H03K5/14 | 分类号: | H03K5/14 |
代理公司: | 北京律诚同业知识产权代理有限公司 11006 | 代理人: | 梁挥;祁建国 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明为一种非整数频率时钟脉冲产生电路,包含一第一数字延迟线模块、一第二数字延迟线模块、一地址产生器和一选择器,该第一数字延迟线模块设定以接收一除频频率信号,并包含多个第一延迟单元以针对该除频频率信号产生多个相位都不相等的第一延迟信号,该第二数字延迟线模块设定以接收该除频频率信号,并包含多个第二延迟单元以针对该除频频率信号产生多个相位都不相等的第二延迟信号,该地址产生器设定以选择这些第一延迟信号的其中之一作为该第一数字延迟线模块的输出信号,以及选择这些第二延迟信号的其中之一作为该第二数字延迟线模块的输出信号。 | ||
搜索关键词: | 整数 频率 时钟 脉冲 产生 电路 及其 方法 | ||
【主权项】:
一种非整数频率时钟脉冲产生电路,包含:一第一数字延迟线模块,设定以接收一除频频率信号,并包含多个第一延迟单元以针对该除频频率信号产生多个相位都不相等的第一延迟信号;一第二数字延迟线模块,设定以接收该除频频率信号,并包含多个第二延迟单元以针对该除频频率信号产生多个相位都不相等的第二延迟信号;一地址产生器,设定以选择这些第一延迟信号的其中之一作为该第一数字延迟线模块的输出信号,以及选择这些第二延迟信号的其中之一作为该第二数字延迟线模块的输出信号;以及一选择器,设定以选择该第一数字延迟线模块和该第二数字延迟线模块的输出信号的其中之一作为非整数频率频率信号;其中,该第一数字延迟线模块的延迟时间不等于该第二数字延迟线模块的延迟时间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞鼎科技股份有限公司,未经瑞鼎科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110225393.2/,转载请声明来源钻瓜专利网。
- 上一篇:输出位信息的读写与时序控制器
- 下一篇:触摸屏的解锁方法及装置