[发明专利]降低电磁干扰的膜上芯片布线方法与结构有效

专利信息
申请号: 200810210630.6 申请日: 2008-08-13
公开(公告)号: CN101651133A 公开(公告)日: 2010-02-17
发明(设计)人: 陈鹏吉;林致祥 申请(专利权)人: 奇景光电股份有限公司
主分类号: H01L23/552 分类号: H01L23/552;H01L23/498;G02F1/13;H05K9/00;H05K1/02;H05K1/11
代理公司: 北京市柳沈律师事务所 代理人: 彭久云
地址: 中国台*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种降低电磁干扰的膜上芯片布线方法和结构。该方法包括:提供一可挠性电路板;在该可挠性电路板上设置一芯片;以及在该可挠性电路板上设置一第一信号线、一第二信号线、一第一接地线以及一第二接地线。该第一、第二信号线设置于该第一与第二接地线之间,且该第一、第二接地线分别紧邻于该第一、第二信号线。该芯片包含有一第一信号接点、一第二信号接点以及一接地接点,该第一、第二信号线分别电连接于该第一、第二信号接点,而该第一、第二接地线均电连接于该接地接点。
搜索关键词: 降低 电磁 干扰 芯片 布线 方法 结构
【主权项】:
1.一种降低电磁干扰的膜上芯片布线方法,包括:提供一可挠性电路板;在该可挠性电路板上设置一芯片,其中该芯片包含有一第一信号接点、一第二信号接点以及一接地接点;在该可挠性电路板上设置一第一信号线,其中该第一信号线电连接于该第一信号接点以传输一第一信号;在该可挠性电路板上设置一第二信号线,其中该第二信号线电连接于该第二信号接点以传输一第二信号;在该可挠性电路板上设置一第一接地线,其中该第一接地线电连接于该接地接点且紧邻于该第一信号线以降低电磁干扰;以及在该可挠性电路板上设置一第二接地线,其中该第二接地线电连接于该接地接点且紧邻于该第二信号线以降低电磁干扰;其中该第一信号线与该第二信号线设置于该第一接地线与该第二接地线之间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于奇景光电股份有限公司,未经奇景光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200810210630.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top