[发明专利]使用通路和重配线的层叠封装有效
申请号: | 200710087783.1 | 申请日: | 2007-03-19 |
公开(公告)号: | CN101038908A | 公开(公告)日: | 2007-09-19 |
发明(设计)人: | 李升铉;徐敏硕 | 申请(专利权)人: | 海力士半导体有限公司 |
主分类号: | H01L25/00 | 分类号: | H01L25/00;H01L25/065;H01L23/48 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 陶凤波 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种层叠封装包括:印刷电路板;至少两个半导体芯片,以面向下的方式层叠在印刷电路板上,每个半导体芯片具有形成于其上表面并连接到接合焊垫的第一重配线、形成为贯穿该半导体芯片且连接到第一重配线的硅通路、和形成于该半导体芯片的下表面并连接到该硅通路的第二重配线;第一和第二焊球,夹置于彼此相对的第一和第二重配线之间以及最下面的半导体芯片的第一重配线和印刷电路板的电极端子之间;成型材料,用于成型包括该层叠半导体芯片的印刷电路板的上表面;以及第三焊球,附着在该印刷电路板的下表面的焊球盘上,作为安装装置。 | ||
搜索关键词: | 使用 通路 重配线 层叠 封装 | ||
【主权项】:
1.一种层叠封装,包括:印刷电路板,形成有电路图形,且具有位于其上表面上的电极端子以及位于其下表面上的焊球盘;至少两个半导体芯片,以面向下的方式层叠在所述印刷电路板上,每个半导体芯片具有形成于其上表面并连接到接合焊垫的第一重配线、形成为贯穿所述半导体芯片且连接到所述第一重配线的硅通路、以及形成于所述半导体芯片的下表面并连接到所述硅通路的第二重配线;第一焊球,夹置于彼此相对的层叠的半导体芯片的所述第一和第二重配线之间,由此在其间形成电连接和物理连接;第二焊球,夹置于所述层叠的半导体芯片最下面的半导体芯片的所述第一重配线和所述印刷电路板的所述电极端子之间,由此在其间形成电连接和物理连接;成型材料,用于成型包括所述层叠的半导体芯片的所述印刷电路板的上表面;以及第三焊球,附着在所述印刷电路板的下表面的所述焊球盘上,作为安装装置。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海力士半导体有限公司,未经海力士半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200710087783.1/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类