[实用新型]开关信号整形驱动电路无效

专利信息
申请号: 200420033273.8 申请日: 2004-03-12
公开(公告)号: CN2731834Y 公开(公告)日: 2005-10-05
发明(设计)人: 张建兴 申请(专利权)人: 张建兴
主分类号: H03K5/01 分类号: H03K5/01
代理公司: 深圳创友专利商标代理有限公司 代理人: 彭家恩;郭燕
地址: 518001广东省深*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型提出了一种开关信号整形驱动电路,包括开关单元1和与开关单元1相连的放大单元2,所述开关单元1响应输入端输入的可变信号10和参考电平信号11,截止或导通;所述放大单元2响应开关单元1的输出端信号,输出相应的第一电平信号和第二电平信号。本实用新型大大缩短了上升沿和下降沿的过渡时间,并且增大了推动电流,具有较大功率,可驱动大的负载。
搜索关键词: 开关 信号 整形 驱动 电路
【主权项】:
1.开关信号整形驱动电路,其特征在于:包括开关单元(1)和与开关单元(1)相连的放大单元(2),所述开关单元(1)响应输入端输入的可变信号(10)和参考电平信号(11),截止或导通;所述放大单元(2)响应开关单元(1)的输出端信号,输出相应的第一电平信号和第二电平信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于张建兴,未经张建兴许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200420033273.8/,转载请声明来源钻瓜专利网。

同类专利
  • 接收器及其自动偏移消除方法-202210571304.8
  • 李天健;涂超凯;曾圣豪 - 联咏科技股份有限公司
  • 2022-05-24 - 2023-10-24 - H03K5/01
  • 本发明提供一种接收器及其自动偏移消除方法。接收器包括接收信道电路以及自动偏移消除电路。接收信道电路依据输入差动信号生成包括经等化第一端信号以及经等化第二端信号的经等化差动信号。自动偏移消除电路检测经等化第一端信号的峰值,以生成第一峰值检测结果。自动偏移消除电路检测经等化第二端信号的峰值,以生成第二峰值检测结果。自动偏移消除电路比较第一峰值检测结果与第二峰值检测结果,以生成比较结果。自动偏移消除电路依据比较结果补偿在接收信道电路中的输入差动对的不匹配。
  • 一种任意波形发生器脉冲波形畸变的实时校正系统及方法-202310769453.X
  • 陈嵩锐 - 上海合频电子科技有限公司
  • 2023-06-27 - 2023-09-26 - H03K5/01
  • 本发明涉及一种任意波形发生器脉冲波形畸变的实时校正系统及方法,实时校正系统,其特征在于,包括脉冲信号采集设备、畸变测量与校正参数估计模块和校正控制装置,所述脉冲信号采集设备用于接收任意波形发生器输出的脉冲信号,并将模拟信号转换成数字信号后上传给所述畸变测量与校正参数估计模块;所述畸变测量与校正参数估计模块将采集得到的波形数据Sk与理想波形S进行对比,得到畸变量ΔS,并根据畸变量ΔS计算出畸变参数ak,所述校正控制装置根据畸变参数ak对波形数据进行校正后,上传给所述任意波形发生器。
  • 信号整形电路和数字电容隔离器-202311029455.1
  • 张礼军;黄海;康凯 - 灵矽微电子(深圳)有限责任公司
  • 2023-08-16 - 2023-09-12 - H03K5/01
  • 本发明涉及信号处理领域,具体涉及一种信号整形电路和数字电容隔离器。信号整形电路包括比较模块和包络检波器。所述比较模块包括相同的第一比较器和第二比较器,所述第一比较器的同相输入端与所述第二比较器的反相输入端连接,所述第一比较器的反相输入端与所述第二比较器的同相输入端连接,所述第一比较器的输出端以及所述第二比较器的输出端均与所述包络检波器连接。通过比较模块将输入的共模电压处理成两个相同的第一驱动信号直接传输至包络检波器,所述包络检波器将第一驱动信号解调还原成输出数据信号,解决了包络检波器数据传输时发生误判的问题,同时解决了第二级高通滤波结构占用面积较大造成的资源浪费。
  • 一种实现高分辨率量子传感的脉冲整形算法-202010817380.3
  • 刘俊;唐军;李中豪;郭浩;刘文耀;温焕飞;马宗敏;周彦汝;崔凌霄;张健;潘鼎文 - 中北大学
  • 2020-08-14 - 2023-09-12 - H03K5/01
  • 本发明涉及量子检测的微波脉冲领域,具体涉及一种实现高分辨率量子传感的脉冲整形算法,可应用于实现电子自旋的高光谱分辨、高频率分辨率交流磁场检测以及特定核磁共振信号的检测,本发明利用NV色心对磁信号和微波信号变化的高敏感度,通过算法改变脉冲电压幅值,能够突破现有信号发生器的自身硬件最高时间分辨率的限制,在高速量子操控中,实现更精确的量子相位翻转及控制。该方法实现简单,提升谱信噪比的同时还可以增强其应用于量子传感器的响应灵敏度,特别适用于需要多个π脉冲量子动态解耦技术以及高保真度量子调控领域当中。
  • 一种实用的TSI转速输入整形电路-202320864529.2
  • 周宇祥;刘健 - 南京安正软件工程有限责任公司
  • 2023-04-18 - 2023-08-08 - H03K5/01
  • 本实用新型涉及一种实用的TSI转速输入整形电路,包括隔直电路、反相电路、电压比较电路和单稳电路;外部的TSI信号经过所述隔直电路后得到被隔去了直流的负脉冲信号V1;该负脉冲信号V1再经过所述反相电路后得到正脉冲信号V2;该正脉冲信号V2再经过所述电压比较电路后得到仅与上升沿和下降沿相关的信号V3;该信号V3再经过所述单稳电路后得到上升沿陡峭的TTL信号,并接入数据采集器。本实用新型可直接从汽轮发电机自带的TSI系统中引入电涡流转速信号,并在消除了其中可能对转速带来干扰的振动信号的基础上,整形为可被数据采集器转速输入接口接收的TTL信号,省去了现场安装转速传感器的麻烦,提高了工作效率。
  • 减轻毛刺的时间交织电路-202310040942.1
  • A·库马力 - 意法半导体国际有限公司
  • 2023-01-13 - 2023-07-18 - H03K5/01
  • 本公开的实施例涉及具有减轻的毛刺的时间交织电路。提供一种时间交织电路以减轻毛刺。第一加载级输出表示第一序列化数据的第一数据。第二加载级生成第二序列化数据。第二加载级接收有第一加载级输出的第一数据。响应于具有第一状态的第一数据,时间交织电路反转第二序列化数据以生成表示第二序列化数据的第二数据。响应于具有第二状态的第一数据,时间交织电路在不反转第二序列化数据的情况下输出第二数据。互斥析取逻辑接收第二数据并对第一数据和第二数据进行运算以产生输出数据。
  • 用于转换故障测试的时钟整形器电路-202211641533.9
  • W·普拉迪普;S·切拉潘;S·古普塔 - 德州仪器公司
  • 2022-12-20 - 2023-07-04 - H03K5/01
  • 本申请案的实施例涉及一种用于转换故障测试的时钟整形器电路。一种用于转换故障测试的集成电路(100)包括:同步电路(104),其包含第一组移位寄存器(126到132),所述第一组移位寄存器(126到132)经耦合以接收扫描启用信号并基于所述扫描启用信号提供同步信号;时钟泄漏器电路(108),其耦合到所述同步电路(104)并包含第二组移位寄存器(134到140),所述第二组移位寄存器(134到140)经耦合以基于所述同步信号接收第一时钟信号并提供包含一组脉冲的第二时钟信号;以及多路复用器MUX(114),其包含经耦合以接收移位时钟的第一输入、经耦合到所述时钟泄漏器电路(108)以接收所述第二时钟信号的第二输入及经配置以提供包含第二组脉冲的输出时钟信号的输出。
  • 时钟偏移校正电路及方法-202310210979.4
  • 许永生;陈继凯 - 苏州首传微电子有限公司
  • 2023-03-07 - 2023-06-27 - H03K5/01
  • 本发明提供了一种所述时钟偏移校正电路包括可变延时单元、时钟偏移检测单元、滤波单元、比较单元和校正单元,所述校正单元与所述比较单元和所述可变延时单元连接,用于根据比较结果信号输出校正极性信号和控制信号,然后通过所述校正极性信号和控制信号对所述可变延时单元进行时延控制,形成负反馈调节,进而降低或消除时钟偏移。本发明还提供了一种时钟偏移校正方法。
  • 调节电路、斜坡信号产生电路及其控制方法-202310224705.0
  • 吕涛 - 锐芯微电子股份有限公司
  • 2023-03-09 - 2023-06-02 - H03K5/01
  • 一种调节电路,包括:运算放大器、第一调节单元、第二调节单元、第一电阻和第二电阻。所述第一调节单元的输入端适于输入斜坡信号,所述第一调节单元输出端连接所述第二调节单元的输入端和所述运算放大器的负相输入端。所述第二调节单元的输出端连接所述运算放大器的输出端和所述第一电阻的第一端。所述第一电阻的第二端连接所述第二电阻的第一端和所述调节电路的输出端。所述第二电阻的第二端适于接地。所述第一调节单元包括采样电容,所述第二调节单元包括反馈电容和第一开关;或者,所述第一调节单元包括采样电阻,所述第二调节单元包括反馈电阻。
  • 波形整形电路及电子设备-201910207661.4
  • 白清顺 - 上海林果实业股份有限公司
  • 2019-03-19 - 2023-05-30 - H03K5/01
  • 本发明实施例涉及电子电路技术领域,公开了一种波形整形电路和电子设备。本发明中,一种波形整形电路,包括:幅度检波单元和比较器;波形输入端和比较器的第一输入端连接;幅度检波单元的一端和波形输入端连接,幅度检波单元的另一端和比较器的第二输入端连接;幅度检波单元,用于接收波形输入端的输入电压,并生成与输入电压的幅值成正比的基准电压;比较器,用于接收基准电压和波形输入端的输入电压,并比较输入电压和基准电压,输出波形整形后的电平信号。本发明实施例还提供了一种电子设备;不仅可以通过简单的电路结构对信号进行波形整形,且可以解决现有技术中的波形整形电路在适用上的局限性问题。
  • 一种核脉冲信号处理方法及系统-202010483539.2
  • 周建斌;喻杰;万文杰 - 四川新先达测控技术有限公司
  • 2020-06-01 - 2023-05-26 - H03K5/01
  • 本发明公开了一种核脉冲信号处理方法及系统,首先探测器将射线转换为信号后经过模拟放大;将放大后的信号转换成数字信号;将数字信号输入FPGA中经过R‑C逆变换消除信号上升沿,然后经过C‑R逆变换得到原始信号,将原始信号进行积分、抽样后形成梯形模型以实时产生梯形脉冲信号。本发明采用C‑R逆系统、R‑C逆系统重新构建了适合于FPGA运算的数字梯形成形递推公式,未引入浮点运算,计算速度更快。并且通过R‑C逆系统生成了只有2‑4个采样点的高信噪比的快信号处理递推公式。因此极大的提高了测量系统的脉冲通过率。与直接采用快成形相比,需要的采样点更少,并且对于微弱信号的分辨能力更强。
  • 一种用于轻触开关的增强型消抖电路-202211547754.X
  • 孙海 - 上海裕芯电子科技有限公司
  • 2022-12-05 - 2023-05-09 - H03K5/01
  • 一种用于轻触开关的增强型消抖电路,该电路包括输入缓冲器U1、初始化模块U2、传输延时模块U5和D触发器U3;本发明通过在输入缓冲器U1和D触发器U3之间增加一个传输延时模块U5,所述传输延时模块U5产生上升沿延时Tr和下降沿延时Tf;当毛刺信号产生的高低脉冲等瞬时信号持续时间小于传输延时模块U5的产生上升沿延时Tr和下降沿延时Tf时,其无法通过传输延时模块U5,因此轻触抖动不会造成开关失效,即解决了轻触开关在触发开始时和/或在触发中间时有抖动误触发问题。
  • 基于锁相环的多脉冲波形整流触发电路-202010307355.0
  • 洪开慧;白秋梁;李天华;杜伟;蒋日乾;杨文泉 - 科华数据股份有限公司;漳州科华技术有限责任公司
  • 2020-04-17 - 2023-05-09 - H03K5/01
  • 本发明适用于脉冲波形控制技术领域,提供了一种基于锁相环的多脉冲波形整流触发电路,包括:锁相倍频单元的输入端输入预设驱动脉冲,输出端连接反相单元的输入端,用于将输入的预设驱动脉冲经第一倍频处理后输出间隔(2π/3N)的3N路驱动脉冲波形;反相单元的输出端连接移位控制单元的第一输入端;移位控制单元的第二输入端输入预设驱动脉冲,第三输入端输入预设综合保护信号,从而可以对反相处理后的3N路驱动脉冲波形进行控制以及第二倍频处理后,得到滞后3N路驱动脉冲波形(π/3N)的移相3N路驱动脉冲波形,3N路驱动脉冲波形和移相3N路驱动脉冲波形共同构成6N路整流脉冲波形,从而可解决现有技术中无法锁定指定的确定脉冲波形的问题。
  • 一种瞬态增强的数字信号整形电路-201811521421.3
  • 陶晶晶;丁万新;史广达;邓晓东;陈东坡 - 上海川土微电子有限公司
  • 2018-12-12 - 2023-04-28 - H03K5/01
  • 本发明公开了一种瞬态增强的数字信号整形电路,属于集成电路技术领域。增强电路包括输入信号端、滤波器、输出信号端与场效应晶体管;输入信号端以VIN端口表示,输入信号端与输出信号端电性连接,输出信号端以VOUT表示,输入信号端与输出信号端连接电路中串联有电压端口、尾电流源与漏电流端;滤波器串联于输入信号端与电压端口中V1端口之间,利用在输入信号上升、下降沿来到时,通过电流沿场效应晶体管中漏电流端的输出,来瞬时增大比较器的尾电流,从而保证比较器电路中电流信号的低延迟传输,并在电路输入信号稳定为高、低电平时,其电流通过电压端口与场效应晶体管的尾电流很小,提高了电流驱动能力。
  • 一种E1接口线路信号的时钟和数据恢复装置和方法-202211730920.X
  • 袁结全;崔志辉;陈世伟;罗仁昌 - 成都市汉云星河网络系统有限公司
  • 2022-12-30 - 2023-04-07 - H03K5/01
  • 本发明公开了一种E1接口线路信号的时钟和数据恢复装置和方法,所述装置包括整形滤波单元、鉴相器单元、数字滤波器单元、振荡器单元和分频器单元,所述整形滤波单元和所述鉴相器单元连接,所述鉴相器单元分别与数字滤波器单元、振荡器单元和分频器单元连接,所述数字滤波器单元分别与振荡器单元和分频器单元连接。本方案能够实现E1接口线路信号的时钟和数据的恢复,可直接处理目前主流E1硬件接口输出的信号,主要功能单元完全逻辑门和寄存器搭建,不占用存储器资源,所有功能单元均在同一个时钟域下处理,不用多次进行跨时钟域操作。
  • 一种毛刺过滤电路、低速通信接口及电子设备-202222571000.X
  • 蔡权雄;牛昕宇 - 深圳鲲云信息科技有限公司
  • 2022-09-27 - 2023-03-24 - H03K5/01
  • 本实用新型涉及电路技术领域,具体涉及一种毛刺过滤电路、低速通信接口及电子设备。该毛刺过滤电路用于对待过滤信号进行毛刺过滤处理,待过滤信号包括目标脉冲和毛刺脉冲,毛刺过滤电路包括延时单元、与门、或非门和D触发器,延时单元用于对待过滤信号进行延时处理,输出延时信号,延时处理的延时时间大于或等于毛刺脉冲的宽度且小于目标脉冲的宽度;与门的两输入端分别接收待过滤信号和延时信号,输出端连接至D触发器的置位端;或非门的两输入端分别接收待过滤信号和延时信号,输出端连接至所述D触发器的复位端;D触发器对所述与门输出的信号和或非门输出的信号进行处理,输出已过滤毛刺的干净信号。本申请无需依赖高频时钟,应用局限性小。
  • 信号整形电路及相应的栅极驱动电路-201911212023.8
  • 刘卫中;张明丰;沈超;蒋亚平;牛瑞萍 - 华润微集成电路(无锡)有限公司
  • 2019-12-02 - 2023-03-14 - H03K5/01
  • 本发明涉及一种信号整形电路及相应的栅极驱动电路,其中,所述的信号整形电路加入了额外的NMOS管,提高了对输入差分信号幅度的要求,且通过在电路中设置并联的电阻与电容,使得输入的差分信号幅值需要超过一定的值,且持续一定时间,才会被认定为触发信号,将一些干扰或器件失配造成的失调噪声有效地滤除掉,采用该信号整形电路的栅极驱动电路还包括脉冲产生电路、电平移位电路、噪声滤波电路及输出级驱动电路,通过这几个电路的配合可以有效滤除失调噪声和共模噪声。采用本发明的信号整形电路及相应的栅极驱动电路,可以使得电路更可靠的工作,性能更稳定。
  • 时钟缓冲电路以及模数转换器-202210502916.1
  • 管逸 - 上海韬润半导体有限公司
  • 2022-05-10 - 2023-02-17 - H03K5/01
  • 本发明涉及时钟缓冲电路。其中,时钟缓冲电路可以包括环路振荡器,环路振荡器又可以包括用于接收第一时钟信号的输入端、用于输出第二时钟信号的输出端以及N个可调节缓冲单元。环路振荡器基于第一时钟信号产生第二时钟信号。N个可调节缓冲单元中的每个可调节缓冲单元的时间常数被设置为使第二时钟信号与第一时钟信号发生注入锁定。并且其中,N为大于等于3的奇数。根据本发明,还提供一种模数转换器。
  • 高速可变脉宽幅值信号合成电路-202210850737.7
  • 游伟琳;任策;贺坤;张晓鹏;王永榕 - 闽都创新实验室;福州市纳飞光电科技有限公司
  • 2022-07-20 - 2022-12-06 - H03K5/01
  • 本发明提出一种高速可变脉宽幅值信号合成电路,其x+1路DAC数模转换电路分别经x+1路恒流电路连接至x+1路差分开关电路,再经负载电阻进行合成信号输出;FPGA/CPLD电路产生x路差分信号至x路PECL电路,每一所述PECL电路产生2路差分信号脉冲接入对应的一路差分开关电路;最后一路所述差分开关电路接入非差分的I/O直流信号控制整体信号的下限值,用于产生一个脉冲激光的初始电流;所述DAC数模转换电路由MCU通过SPI信号设置产生多路用于电流设置的电压信号。以实现MOPA脉冲激光器中脉冲信号光种子源的超低上升沿和下降沿信号的脉宽可调、多脉冲、幅值可调功能。
  • 一种芯片的测试模式控制电路-202210945702.1
  • 潘龙;高航 - 圣邦微电子(北京)股份有限公司
  • 2022-08-08 - 2022-12-02 - H03K5/01
  • 一种芯片的测试模式控制电路,其特征在于:所述电路包括测试信号接收单元、时钟发生单元和延迟单元;其中,所述测试信号接收单元,用于接收所述芯片的测试管脚的测试信号,并过滤噪声;所述时钟发生单元,与所述测试信号接收单元连接,基于所述测试信号生成时钟信号;所述延迟单元,与所述时钟发生单元连接,基于所述时钟信号延迟生成测试模式控制信号。本发明方法简单、构思巧妙,能够在时钟信号的控制下,使得电路准确的在时钟沿上进入测试功能,同时滤除一个或多个噪声毛刺,确保测试电路的准确逻辑。
  • 编码器的信号整形驱动集成芯片-201910039688.7
  • 倪国东 - 长春荣德光学有限公司
  • 2019-01-16 - 2022-12-02 - H03K5/01
  • 本发明提供一种编码器的信号整形驱动集成芯片,包括:六个比较器和28个端口,其中的12个端口作为信号整形驱动集成芯片的输入端口,每两个端口分别与一个比较器的两个输入端连接,剩下的16个端口中的12个端口作为信号整形驱动集成芯片的输出端口,每两个端口分别与一个比较器的输入端连接;每个比较器的同相输入端与输出端之间连接有第一电阻,每个比较器的输出端在连接第二电阻后接入直流电源,每个比较器的输出端在连接电容后接地。利用上述本发明提供的编码器的信号整形驱动集成芯片,由一个集成芯片代替原有的四个芯片来实现6通道操作,降低了器件数量及故障率,提高了产品的稳定性。
  • 一种射频宽带倍频模块-202220457522.4
  • 王方林 - 昱兆微电子科技(上海)有限公司
  • 2022-03-04 - 2022-11-18 - H03K5/01
  • 本实用新型涉及射频通讯技术领域,具体为一种射频宽带倍频模块,该倍频模块包括:波形调整电路、倍频器、幅度放大及占空比纠正电路和时针转换电路;波形调整电路用于接收差分信号;倍频器用于接收波形调整电路调整后的差分信号,并将差分信号的幅度转化为适应本地电源的单端信号,减小差分信号的占空比静态误差;幅度放大及占空比纠正电路用于接收倍频器处理后的单端信号;时针转换电路用于接收幅度放大及占空比纠正电路处理后的单端信号,并将单端信号重新转换成差分信号。该射频宽带倍频模块具有电路简单、面积小、低功耗、运行稳定可靠等优点,可广泛应用于射频或微波电路中本地振荡器的产生电路中。
  • 时钟调整电路-202211059190.5
  • 付凯;管逸 - 上海韬润半导体有限公司
  • 2022-08-31 - 2022-10-21 - H03K5/01
  • 本发明涉及一种时钟调整电路,其可以包括第一驱动单元、第二驱动单元和第一电容。第一驱动单元的输入端从时钟调整电路的输入端接收第一时钟信号并且第一驱动单元的输出端输出第二时钟信号到时钟调整电路的输出端。第二驱动单元的输入端从第一驱动单元的输出端接收第二时钟信号并且第二驱动单元的输出端输出第三时钟信号到第一驱动单元的输入端。第一电容与第二驱动单元串联。其中,第一驱动单元和第二驱动单元之一或两者为驱动能力可调节的可调驱动单元,并且第二驱动单元的驱动能力小于第一驱动单元。本发明的时钟调整电路利用了正反馈系统来改善时钟跳变沿,提高了调整电路的增益放大效率和对不同负载电路的兼容性和鲁棒性。
  • 一种UWB脉冲整形装置、方法及存储介质-202210391262.X
  • 张华龙;李华伟 - 深圳芯邦科技股份有限公司
  • 2022-04-14 - 2022-09-09 - H03K5/01
  • 本申请实施例公开了一种UWB脉冲整形装置、方法及存储介质,用于无线通信技术领域,包括:基础方波输入模块,用于将第一基础方波信号输入至少一个延迟单元得到每个延迟单元对应的延迟前基础方波信号以及延迟后基础方波信号;每个整形配置单元,用于根据整形配置单元的配置结果,从对应的延迟单元的延迟前基础方波信号以及延迟后基础方波信号中确定第二基础方波信号;功率放大器,与每个整形配置单元通讯连接,用于接收每个整形配置单元发送的第二基础方波信号,并将多个第二基础方波信号进行叠加生成目标脉冲信号。通过整形配置单元的配置结果确定第二基础方波信号,能够在不改变UWB脉冲整形装置内部结构的前提下使生成的脉冲信号满足需求。
  • 一种脉冲顶降补偿电路及方法-202210658455.7
  • 王昌金 - 重庆千恩医疗科技有限公司
  • 2022-06-12 - 2022-08-30 - H03K5/01
  • 本发明公开了一种脉冲顶降补偿电路及方法。脉冲顶降补偿电路包括至少一个由顶降补偿电源、顶降补偿储能单元、顶降补偿充电单元、顶降补偿放电单元构成的顶降补偿单元;顶降补偿电路串联在待补偿脉冲电路中。在待补偿脉冲放电时,顶降补偿充电元件导通,给顶降补偿储能单元充电以对待补偿脉冲进行补偿并输出至负载;在待补偿脉冲的脉冲间隔,顶降补偿放电元件导通,充电元件关闭,顶降补偿储能单元中的能量通过放电元件中的电阻等进行释放,使得顶降补偿储能单元恢复至初始状态(或其他需要的状态),为下一轮脉冲顶降补偿做准备。通过本申请提出的顶降补偿电路和方法,可有效降低脉冲的顶降和减小脉冲电路中储能元件的体积和脉冲电源的成本。
  • 一种可编程超窄功率脉冲锐化电路及方法-202111600205.X
  • 朱玉玉;黄建利;朱玉颖;康玉宽 - 西南科技大学
  • 2021-12-24 - 2022-08-16 - H03K5/01
  • 本发明公开了一种可编程超窄功率脉冲锐化电路及方法,属于功率半导体技术领域,所述锐化电路包括依次连接的直流电源、第一电容C1、第一半桥电路、第二半桥电路和负载,所述第一半桥电路和第二半桥电路级联输出超窄功率脉冲;所述第一半桥电路至少包括一对控制信号互补的晶体管,所述第二半桥电路至少包括一对控制信号互补的晶体管;所述第二半桥电路的控制信号较所述第一半桥电路的控制信号延时,使得所述锐化电路快速放电。本发明通过控制脉宽为纳秒级且峰值功率极高的放电脉冲的方法降低放电蚀除材料时的融化率,大幅提高汽化率,从而减小气气膜孔表面缺陷,这对提升我国涡轮叶片气膜孔的制造能力起到积极地推动作用。
  • 控制压摆率的电路、I2C总线系统及其控制方法-202210286949.7
  • 张维承;陆小艳 - 上海类比半导体技术有限公司
  • 2022-03-22 - 2022-08-09 - H03K5/01
  • 本申请涉及电子技术领域,公开了一种控制压摆率的电路、I2C总线系统及其控制方法。该电路包括电流生成器、脉冲生成器、预充电单元、控制单元和快拉单元,电流生成器包括第一电流源和第二电流源;脉冲生成器根据输入的开漏驱动信号生成脉冲信号以开启预充电单元,第一电流源通过预充电单元将输出晶体管的栅极电压拉高并钳位在阈值电压;第二电流源耦合至控制单元,控制单元以受控的固定电流对输出晶体管的栅极进行充电,并且使输出晶体管的漏极电压以受控的压摆率逐渐下降;快拉单元检测输出晶体管的漏极电压,当漏极电压小于预定电压时,对输出晶体管的栅极电压快速充电,使输出晶体管的漏极电压下降至低电平。
  • 负压脉冲控制信号产生电路及方法-202210594677.7
  • 高炜祺;王忠焰;雷郎成;杜宇彬;刘虹宏;詹勇;胡永菲;刘林果 - 重庆吉芯科技有限公司
  • 2022-05-27 - 2022-08-02 - H03K5/01
  • 本发明提供一种负压脉冲控制信号产生电路及方法,所述电路包括逻辑整形与延时模块、电荷泵电容及充放电控制模块;在本发明中,先引入电源电压及第一信号的高电平对电荷泵电容进行充电,并将控制信号拉高到电源电压,后引入地电位对电荷泵电容进行放电,并将控制信号拉低,经过一定延时后,当第一信号由高电平跳变为低电平时,电荷泵电容启动,使得控制信号跟着跳变,将控制信号拉低到负电压,进而使得控制信号具有负压脉冲,能切实解决现有模数转换器设计中各种模拟开关在X射线、γ射线环境下,或者输入信号出现负向过冲时的漏电问题,避免电荷型模数转换器在复杂的射线环境和电磁环境下发生的转换错误,且结构简单、设计难度低、成本低。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top