专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果119个,建议您升级VIP下载更多相关专利
  • [发明专利]用于数据解压缩的硬件装置和方法-CN201680070746.7有效
  • S·K·萨特帕西;J·D·吉尔福德;S·K·马修;V·戈帕尔;V·B·苏瑞史 - 英特尔公司
  • 2016-11-27 - 2023-10-27 - G06F9/30
  • 描述了涉及数据解压缩的方法和装置。在一个实施例中,硬件处理器包括:核,用于执行线程并卸载用于包括文字代码、长度代码和距离代码的经编码经压缩数据流的解压缩线程;以及硬件解压缩加速器,用于执行所述解压缩线程以便:选择性地向第一电路提供所述经编码经压缩数据流以便将所述文字代码串行地解码成文字符号、将所述长度代码串行地解码成长度符号并且将所述距离代码串行地解码成距离符号,并且选择性地向第二电路提供所述经编码经压缩数据流以便从表中查找所述文字代码的所述文字符号、从所述表中查找所述长度代码的所述长度符号并且从所述表中查找所述距离代码的所述距离符号。
  • 用于数据解压缩硬件装置方法
  • [发明专利]融合多乘法和加法-减法指令集-CN202310123057.X在审
  • F·伯默;V·戈帕尔 - 英特尔公司
  • 2023-02-15 - 2023-09-19 - G06F9/38
  • 本公开涉及融合多乘法和加法‑减法指令集。一种装置的实施例,包括:解码电路系统,用于对单个指令解码,该单个指令包括用于一个或多个源操作对象、一个或多个目的地操作对象、以及操作码的相应字段,操作码用于指示执行电路系统要执行融合多乘法和加法‑减法操作;以及执行电路系统,用于根据操作码执行经解码的指令,以进行以下操作:从由一个或多个源操作对象指示的一个或多个位置取回数据,对由所取回的数据指示的四个或更多个参数执行由操作码指示的融合多乘法和加法‑减法以产生一个或多个结果。公开并要求保护其他实施例。
  • 融合乘法加法减法指令
  • [发明专利]用于四字特定部分的向量紧缩串接和移位的装置和方法-CN202211626931.3在审
  • F·伯默;V·戈帕尔 - 英特尔公司
  • 2022-12-16 - 2023-06-27 - G06F9/30
  • 本公开涉及用于四字特定部分的向量紧缩串接和移位的装置和方法。本文描述了用于执行四字的部分的向量紧缩串接和移位的装置和方法。装置实施例包括用于解码第一指令的解码器电路系统和用于执行经解码的指令的执行电路系统。执行电路系统包括串接电路系统,用于将第一多个数据元素中的每一个中的第一字段与第二多个数据元素中的相对应数据元素中的第二字段串接,以生成多个经串接结果;以及移位电路系统,用于将多个经串接结果中的每一个移位由相对应移位值指定的比特位置数量,其中从多个经移位结果中的每一个选择的多个比特被存储在目的地寄存器的相对应数据元素位置中。
  • 用于特定部分向量紧缩移位装置方法
  • [发明专利]多加速器框架中的高效加速器卸载-CN202211266309.6在审
  • A·S·蒂亚加图鲁;M·K·加格;V·戈帕尔 - 英特尔公司
  • 2022-10-17 - 2023-05-19 - G06F9/445
  • 用于多加速器框架中的高效加速器卸载的方法、设备和软件。一个多加速器框架采用包含多个处理器核和多个加速器装置的计算平台。应用在第一核上执行并且应用工作负载的一部分被卸载到第一加速器装置。结合将应用的执行移动到第二核,基于第二核的核到加速器成本信息来选择将用于所卸载的工作负载的第二加速器装置。此核到加速器成本信息包含核‑加速器对的组合的核‑加速器成本信息,其至少部分基于针对核与加速器之间的互联路径所预测的时延。单插槽平台和多插槽平台配置均被支持。解决方案包含用于针对多个加速器装置来移动所卸载的工作负载以及同步加速器操作和工作流程的机制。
  • 加速器框架中的高效卸载
  • [发明专利]用于SHA256算法的消息调度的指令处理器-CN201811473101.5有效
  • G·M·沃尔里齐;K·S·雅普;J·D·吉尔福德;V·戈帕尔;S·M·格尔雷 - 太浩研究有限公司
  • 2013-06-12 - 2023-05-12 - G06F9/30
  • 处理器包括第一执行单元,该第一执行单元用于接收并执行第一指令,该第一指令用于处理安全散列算法256(SHA256)消息调度操作的第一部分,第一指令具有:第一操作数,该第一操作数与用于存储第一组消息输入的第一存储位置相关联;以及第二操作数,该第二操作数与用于存储第二组消息输入的第二存储位置相关联;该处理器进一步包括第二执行单元,该第二执行单元用于接收并执行第二指令,该第二指令用于处理所述SHA256消息调度操作的第二部分,第二指令具有:第三操作数,该第三操作数与用于存储该第一部分的中间结果和第三组消息输入的第三存储位置相关联;以及第四操作数,该第四操作数与用于存储第四组消息输入的第四存储位置相关联。
  • 用于sha256算法消息调度指令处理器
  • [发明专利]模数加法指令-CN202211158890.X在审
  • F·伯默;V·戈帕尔;G·赛义夫;S·金;J·克劳福德 - 英特尔公司
  • 2022-09-22 - 2023-05-05 - G06F9/30
  • 本申请公开了模数加法指令。一个实施例提供一种处理器,其包括:第一电路系统,用于将指令解码为经解码的指令,该指令用于指示第一源操作对象、第二源操作对象和第三操作对象;以及第二电路系统,包括处理资源,该处理资源用于执行经解码的指令。响应于经解码的指令,处理资源用于:如果第一操作对象数据和第二操作对象数据的数据元素小于第三操作对象数据的数据元素,则基于第一源操作对象数据的数据元素与第二源操作对象数据的数据元素相加并与第三操作对象数据的数据元素求模来输出模数加法操作的结果。
  • 加法指令
  • [发明专利]条件模数减法指令-CN202210981945.0在审
  • F·伯默;V·戈帕尔;G·赛义夫;S·金;J·克劳福德 - 英特尔公司
  • 2022-08-16 - 2023-03-17 - G06F21/60
  • 本申请公开了条件模数减法指令。一个实施例提供一种处理器,该处理器包括:第一电路,用于将指令解码为经解码的指令,该指令用于指示第一源操作对象和第二源操作对象;以及第二电路,该第二电路包括处理资源,该处理资源用于执行经解码的指令,其中,响应于经解码的指令,所述处理资源用于响应于由处理资源确定第一源操作对象数据大于或等于第二源操作对象数据而输出第一源操作对象数据减第二源操作对象数据的结果,否则处理资源用于输出第一源操作对象数据。
  • 条件减法指令
  • [发明专利]对融合有复制或变换操作的经压缩流进行验证-CN202210949611.5在审
  • V·戈帕尔;J·D·吉尔福德;D·F·卡特 - 英特尔公司
  • 2022-08-09 - 2023-03-14 - G06F3/06
  • 本申请公开了对融合有复制或变换操作的经压缩流进行验证。描述了与对融合有(一个或多个)复制或变换操作的经压缩流进行验证有关的方法和装置。在实施例中,压缩逻辑电路系统压缩输入数据并将经压缩数据存储在临时缓冲器中。压缩逻辑电路系统确定与存储在临时缓冲器中的经压缩数据相对应的第一校验和值。解压缩逻辑电路系统执行解压缩‑验证操作和复制操作。解压缩‑验证操作对存储在临时缓冲器中的经压缩数据进行解压缩,以确定与来自临时缓冲器的经解压缩的数据相对应的第二校验和值。响应于第一校验和值与第二校验和值之间的匹配,复制操作将经压缩数据从临时缓冲器传送到目的地缓冲器。还公开并要求保护其他实施例。
  • 融合复制变换操作压缩流进验证

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top