专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果40个,建议您升级VIP下载更多相关专利
  • [发明专利]存储器系统及控制非易失性存储器的方法-CN202310947639.X在审
  • 吉田英树;菅野伸一 - 铠侠股份有限公司
  • 2018-07-13 - 2023-10-20 - G06F12/02
  • 本发明提供一种能够选择性利用和不同种类的接口对应的多个区域的存储器系统及控制非易失性存储器的方法。当从主机接收到的读取请求包含表示第一区域的第一标识符时,实施方式的存储器系统从接收到的读取请求获取逻辑地址,并从逻辑物理地址转换表获取和所述获取的逻辑地址对应的物理地址,基于获取的物理地址从所述一个第一区域读取数据,所述逻辑物理地址转换表管理各个逻辑地址和所述一个第一区域的各个物理地址之间的映射。当接收到的读取请求包含表示第二区域的第二标识符时,存储器系统从接收到的读取请求获取物理地址信息,并基于获取的物理地址信息从第二区域读取数据。
  • 存储器系统控制非易失性存储器方法
  • [发明专利]存储装置及非易失性存储器的控制方法-CN201811516613.5有效
  • 菅野伸一;西村裕史;吉田英树 - 铠侠股份有限公司
  • 2015-10-12 - 2023-09-05 - G06F12/02
  • 本发明提供存储装置及非易失性存储器的控制方法。该存储装置具备:非易失性存储器;和控制电路,其控制该非易失性存储器,该控制电路具备第1至第3处理器,该第1处理器对执行新处理的对象处理器进行管理,该新处理为等待执行的、不以由该第1至第3处理器中的某一个来执行的方式进行分配而能够由该第1至第3处理器中的任一个来执行的处理,该第1处理器,在由该第2处理器执行的等待执行处理的数量在第1阈值以下的情况下,进行管理使由该第1处理器管理的执行新处理的对象为该第2处理器,在由该第3处理器执行的等待执行处理的数量在第2阈值以下的情况下,进行管理使由该第1处理器管理的执行新处理的对象为该第3处理器。
  • 存储装置非易失性存储器控制方法
  • [发明专利]存储系统以及控制非易失性存储器的控制方法-CN201810021490.1有效
  • 吉田英树;菅野伸一 - 铠侠股份有限公司
  • 2018-01-10 - 2023-08-18 - G06F12/02
  • 本发明能够实现能向任意的逻辑地址写入任意长度的数据的存储系统以及控制非易失性存储器的控制方法。实施方式的存储系统从主机接收指定第1数据应写入的第1逻辑地址和第1数据的长度的写入请求。存储系统向非易失性存储器写入第1数据,将表示被写入了第1数据的非易失性存储器上的物理存储位置的第1物理地址和第1数据的长度储存于与第1逻辑地址对应的逻辑物理地址变换表的条目。存储系统在接收到指定第1逻辑地址的读出请求的情况下,从所述逻辑物理地址变换表取得所述第1物理地址和所述长度,从所述非易失性存储器读出所述第1数据。
  • 存储系统以及控制非易失性存储器方法
  • [发明专利]存储器系统及控制方法-CN201810768120.4有效
  • 吉田英树;菅野伸一 - 铠侠股份有限公司
  • 2018-07-13 - 2023-08-18 - G06F12/02
  • 本发明提供一种能够选择性利用和不同种类的接口对应的多个区域的存储器系统及控制方法。当从主机接收到的读取请求包含表示第一区域的第一标识符时,实施方式的存储器系统从接收到的读取请求获取逻辑地址,并从逻辑物理地址转换表获取和所述获取的逻辑地址对应的物理地址,基于获取的物理地址从所述一个第一区域读取数据,所述逻辑物理地址转换表管理各个逻辑地址和所述一个第一区域的各个物理地址之间的映射。当接收到的读取请求包含表示第二区域的第二标识符时,存储器系统从接收到的读取请求获取物理地址信息,并基于获取的物理地址信息从第二区域读取数据。
  • 存储器系统控制方法
  • [发明专利]存储器系统及控制方法-CN202310048794.8在审
  • 菅野伸一;吉田英树 - 铠侠股份有限公司
  • 2018-07-13 - 2023-05-09 - G06F3/06
  • 本发明的实施方式提供可增加能够同时利用的写入目标区块的数量的存储器系统及控制方法。实施方式的存储器系统从所述主机接收包含第1识别符与存储位置信息的写入请求,该第1识别符与一个写入目标区块建立关联,该存储位置信息表示存储有应写入的第1数据的所述主机的存储器上的写入缓冲器内的位置。存储器系统在将第1数据写入至非易失性存储器时,通过将包含所述存储位置信息的传送请求送出至主机而从写入缓冲器获取第1数据,且将第1数据传送至所述非易失性存储器而将第1数据写入至所述一个写入目标区块。
  • 存储器系统控制方法
  • [发明专利]存储器系统及控制方法-CN201810768175.5有效
  • 菅野伸一;吉田英树 - 铠侠股份有限公司
  • 2018-07-13 - 2023-02-21 - G06F3/06
  • 本发明的实施方式提供可增加能够同时利用的写入目标区块的数量的存储器系统及控制方法。实施方式的存储器系统从所述主机接收包含第1识别符与存储位置信息的写入请求,该第1识别符与一个写入目标区块建立关联,该存储位置信息表示存储有应写入的第1数据的所述主机的存储器上的写入缓冲器内的位置。存储器系统在将第1数据写入至非易失性存储器时,通过将包含所述存储位置信息的传送请求送出至主机而从写入缓冲器获取第1数据,且将第1数据传送至所述非易失性存储器而将第1数据写入至所述一个写入目标区块。
  • 存储器系统控制方法
  • [发明专利]存储器系统及其控制方法-CN202211111110.6在审
  • 菅野伸一;吉田英树;江坂直纪 - 铠侠股份有限公司
  • 2018-07-27 - 2022-12-02 - G06F3/06
  • 实施方式实现能够谋求削减写入缓冲区所消耗的存储器资源量的存储器系统及其控制方法。存储器系统从主机接收第1写入请求,该第1写入请求包含指定第1写入数据应写入的第1写入目标块的第1块标识符。存储器系统从暂时保存与各写入请求对应的写入数据的写入缓冲区获取第1写入数据,并将第1写入数据写入到第1写入目标块内的写入目标页。存储器系统将写入缓冲区内的区域释放,该写入缓冲区内的区域存储着能够通过对写入目标页写入第1写入数据而从第1写入目标块读出的先于写入目标页的所述第1写入目标块内的页的数据。
  • 存储器系统及其控制方法
  • [发明专利]存储器系统及其控制方法-CN201810846006.9有效
  • 菅野伸一;吉田英树;江坂直纪 - 铠侠股份有限公司
  • 2018-07-27 - 2022-09-30 - G06F3/06
  • 实施方式实现能够谋求削减写入缓冲区所消耗的存储器资源量的存储器系统及其控制方法。存储器系统从主机接收第1写入请求,该第1写入请求包含指定第1写入数据应写入的第1写入目标块的第1块标识符。存储器系统从暂时保存与各写入请求对应的写入数据的写入缓冲区获取第1写入数据,并将第1写入数据写入到第1写入目标块内的写入目标页。存储器系统将写入缓冲区内的区域释放,该写入缓冲区内的区域存储着能够通过对写入目标页写入第1写入数据而从第1写入目标块读出的先于写入目标页的所述第1写入目标块内的页的数据。
  • 存储器系统及其控制方法
  • [发明专利]信息处理装置以及信息处理装置的执行方法-CN201810768385.4有效
  • 菅野伸一;吉田英树 - 铠侠股份有限公司
  • 2018-07-13 - 2022-07-22 - G06F3/06
  • 本发明的实施方式实现一种能够削减存储设备侧应准备的缓冲区域的信息处理装置以及信息处理装置的执行方法。信息处理装置将应写入一个写入目的块的第1数据存储在信息处理装置的存储器上的写入缓冲器中。信息处理装置将写入请求发送到存储设备,所述写入请求包含与所述一个写入目的块建立关联的第1识别码、以及表示存储有所述第1数据的所述写入缓冲器内的位置的存储位置信息。信息处理装置每当从所述存储设备接收包含所述存储位置信息的传送请求时,将所述第1数据从所述写入缓冲器传送到所述存储设备。
  • 信息处理装置以及执行方法
  • [发明专利]存储器系统及控制非易失性存储器的控制方法-CN202111645918.8在审
  • 菅野伸一;吉田英树 - 铠侠股份有限公司
  • 2018-01-10 - 2022-04-19 - G06F12/02
  • 本发明涉及一种存储器系统及控制非易失性存储器的控制方法。本发明实现能够谋求I/O性能改善的存储器系统。实施方式的存储器系统当从主机接收到指定逻辑地址的写入请求时,决定应被写入来自所述主机的数据的第1区块与所述第1区块的第1位置两者,将来自所述主机的数据写入到所述第1区块的所述第1位置。所述存储器系统对所述主机通知所述第1逻辑地址、指定所述第1区块的第1区块编号、及第1区块内偏移,所述第1区块内偏移是以具有与页尺寸不同尺寸的粒度的倍数来表示所述第1区块的前端至所述第1位置的偏移。
  • 存储器系统控制非易失性存储器方法
  • [发明专利]存储器系统及控制方法-CN202111461348.7在审
  • 吉田英树;菅野伸一 - 东芝存储器株式会社
  • 2018-07-13 - 2022-03-01 - G06F3/06
  • 本发明的实施方式提供一种能够谋求I/O性能改善的存储器系统及控制方法。实施方式的存储器系统包含:非易失性存储器,包含多个区块,所述多个区块各自包含多个页;以及控制器,对所述非易失性存储器进行控制。所述控制器当从主机接收到指定第1逻辑地址与第1区块编号的写入要求时,决定应写入来自所述主机的数据的具有所述第1区块编号的第1区块内的第1位置,将来自所述主机的数据写入到所述第1区块内的所述第1位置。所述控制器将表示所述第1位置的第1区块内物理地址、或所述第1逻辑地址、所述第1区块编号及所述第1区块内物理地址的组的任一者通知给所述主机。
  • 存储器系统控制方法
  • [发明专利]存储器系统及控制方法-CN201810767079.9有效
  • 吉田英树;菅野伸一 - 东芝存储器株式会社
  • 2018-07-13 - 2021-12-31 - G06F3/06
  • 本发明的实施方式提供一种能够谋求I/O性能改善的存储器系统及控制方法。实施方式的存储器系统包含:非易失性存储器,包含多个区块,所述多个区块各自包含多个页;以及控制器,对所述非易失性存储器进行控制。所述控制器当从主机接收到指定第1逻辑地址与第1区块编号的写入要求时,决定应写入来自所述主机的数据的具有所述第1区块编号的第1区块内的第1位置,将来自所述主机的数据写入到所述第1区块内的所述第1位置。所述控制器将表示所述第1位置的第1区块内物理地址、或所述第1逻辑地址、所述第1区块编号及所述第1区块内物理地址的组的任一者通知给所述主机。
  • 存储器系统控制方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top