专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果128个,建议您升级VIP下载更多相关专利
  • [发明专利]用于处理器间通信的电路和方法-CN201610121696.2有效
  • 萨吉尔·艾哈迈德;索伦·布林克曼 - 吉林克斯公司
  • 2016-03-03 - 2021-01-26 - G06F15/17
  • 各种示例实施方案涉及在不同处理器电路之间通信的电路和方法。根据示例实施方案,电路布置包括多个处理器电路和处理器间通信电路。处理器间通信电路经配置为处理器电路的每一个配对提供在处理器电路对之间的相应通信信道。处理器间通信电路包括多个缓冲器,所述多个缓冲器包括用于每个通信信道的相应第一缓冲器和相应第二缓冲器。处理器间通信电路中所包括的访问控制电路经配置将对相应第一缓冲器的写访问限制到第一处理器电路并将对相应第二缓冲器的写访问限制到第二处理器电路。
  • 用于处理器通信电路方法
  • [发明专利]非二进制线性块码的并行编码-CN201280071938.1有效
  • 卡利安娜·克里薛南;谭海若 - 吉林克斯公司
  • 2012-11-26 - 2019-04-16 - H03M13/15
  • 一种编码器模块(400)包含依次耦合的P/L个奇偶校验移位寄存器(403、403'、403″),其中所述奇偶校验移位寄存器(403、403'、403″)的第一奇偶校验移位寄存器(403')的输入端耦合到所述编码器模块(400)的输入端(Din),所述奇偶校验移位寄存器(403、403'、403″)的最后一个奇偶校验移位寄存器(403″)的输出端耦合到所述编码器模块(400)的输出端(Dout),所述奇偶校验移位寄存器(403、403'、403″)中的每一个经配置以储存L个奇偶校验位。所述编码器模块(403)还包含反馈电路(405),所述反馈电路包括P/L个奇偶校验生成模块(407),其中所述奇偶校验生成模块(407)中的每一个通过开关(S1、S2、S3、S4)耦合到奇偶校验移位寄存器(403、403'、403″)中的对应一者的输出端并且还耦合到所述第一奇偶校验移位寄存器(403')的输入端,其中所述奇偶校验生成模块(407)中的每一个经配置以生成L个奇偶校验位,用于在其对应的开关(S1、S2、S3、S4)是闭合时传输到所述第一奇偶校验移位寄存器(403')的输入端。
  • 二进制线性并行编码
  • [发明专利]存储器矩阵-CN201510096445.9有效
  • 艾弗伦·C·吴;季红彬;拉法尔·C·卡麦罗塔 - 吉林克斯公司
  • 2015-03-04 - 2019-03-01 - G11C8/16
  • 一种集成电路包括存储器矩阵,其包含:第一存储器单元阵列;第一多路复用器(MUX),其耦合到所述第一存储器单元阵列的输入;第二MUX,其耦合到所述第一存储器单元阵列的输出;第二存储器单元阵列;第三MUX,其耦合到所述第二存储器单元阵列的输入;及第四MUX,其耦合到所述第二存储器单元阵列的输出。所述第二MUX耦合到所述第四MUX。所述第四MUX经配置以传送以下各项中的选定一者:(1)来自所述第三MUX的输出,(2)来自所述第二存储器单元阵列的输出,或(3)来自所述第二MUX的输出。
  • 存储器矩阵
  • [发明专利]使用非同步缓冲器的时钟域边界跨越-CN201380049608.7有效
  • 朱利安·M·凯因 - 吉林克斯公司
  • 2013-05-22 - 2018-04-03 - H04L25/14
  • 一种设备包含多个信道(250),其中所述信道中的每一者包含非同步缓冲器(210)、延时确定块(211)、分接头选择电路(220)以及可变延迟(202)。延时定位器(212)经配置以从所述信道中识别最长延时,且经耦合以将所述最长延时(219)提供到所述信道中的每一者的所述分接头选择电路(220)。对于所述信道(250)中的每一者而言所述延时确定块(211)经耦合至所述非同步缓冲器(210)以确定所述非同步缓冲器的延时值(218);所述分接头选择电路(220)经耦合以接收所述延时值(218)以及所述最长延时(219);所述分接头选择电路(220)经耦合至所述可变延迟(202);并且所述分接头选择电路(220)经配置以响应于所述延时值以及所述最长延时来选择所述可变延迟(202)的分接头中的一分接头。
  • 使用同步缓冲器时钟边界跨越

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top