专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果42个,建议您升级VIP下载更多相关专利
  • [发明专利]半导体器件-CN201811066922.7有效
  • 金载镒 - 爱思开海力士有限公司
  • 2018-09-13 - 2023-04-07 - G06F13/16
  • 本发明提供一种半导体器件。所述半导体器件可以包括多用途命令锁存电路、锁存控制信号发生电路和训练控制电路。所述多用途命令锁存电路可以被配置为使多用途命令与第一分频时钟信号同步以产生第一锁存多用途命令。所述锁存控制信号发生电路可以被配置为同步于第一分频时钟信号而锁存控制信号以产生第一锁存控制信号。训练控制电路可以被配置为基于训练标志而从第一锁存多用途命令和第一锁存控制信号产生用于执行芯片选择信号的训练操作的训练信号。
  • 半导体器件
  • [发明专利]半导体器件以及包括其的半导体系统-CN201810942893.X有效
  • 金鹤松;金载镒 - 爱思开海力士有限公司
  • 2018-08-17 - 2023-04-04 - G11C7/22
  • 本发明公开了一种半导体器件以及包括其的半导体系统。一种半导体器件包括锁存电路和第一命令发生电路。锁存电路同步于内部时钟信号来产生第一内部控制信号和第一内部芯片选择信号。如果具有使能状态的第一内部芯片选择信号同步于反相内部时钟信号被输入给第一命令发生电路,则第一命令发生电路产生第一正常命令。如果具有第二预定状态的第一内部控制信号同步于反相内部时钟信号被输入给第一命令发生电路,则第一命令发生电路还产生第一控制命令。
  • 半导体器件以及包括半导体系统
  • [发明专利]用于存储器装置的可配置链路接口-CN202110766277.5有效
  • S·B·塔塔普迪;J·D·波特;金载镒;金美昭 - 美光科技公司
  • 2021-07-07 - 2023-03-24 - G06F13/38
  • 本申请涉及用于存储器装置的可配置链路接口。在一些实例中,存储器装置可需要周期性链路训练以支持在相对快速的速率下与主机装置的数据传送。然而,在一些受管理存储器应用程序中,存储器装置的存储器裸片可具有不支持这类链路训练且因此可不支持一些时钟速率或数据速率的集成控制器。为了在不进行链路训练的情况下支持以相对快速的时钟速率或数据速率在主机装置与存储器装置之间的数据传送,可利用可配置链路接口来制造存储器裸片,所述可配置链路接口可支持组件之间的不同映射及根据不同时钟速率或数据速率的操作。在一些实例中,可以支持阵列与数据信道接口之间的可配置映射的方式来制造存储器裸片,所述可配置映射可根据不同多路复用和串行化来操作。
  • 用于存储器装置配置接口
  • [发明专利]半导体器件-CN201810359607.7有效
  • 权奇薰;金载镒 - 爱思开海力士有限公司
  • 2018-04-20 - 2022-12-02 - G11C11/406
  • 一种半导体器件包括初始缓冲器信号发生电路和缓冲器信号发生电路。初始缓冲器信号发生电路包括如果初始化操作终止则被激活的初始缓冲器电路。初始缓冲器信号发生电路响应于第一参考电压信号而从外部控制信号产生初始缓冲器信号。缓冲器信号发生电路包括响应于初始缓冲器信号而被激活的缓冲器电路。缓冲器信号发生电路响应于第二参考电压信号而从外部控制信号产生缓冲器信号。
  • 半导体器件
  • [发明专利]半导体器件以及包括其的半导体系统-CN201810649241.7有效
  • 金昌铉;金载镒 - 爱思开海力士有限公司
  • 2018-06-22 - 2022-12-02 - G11C7/10
  • 本发明公开了一种半导体器件以及包括其的半导体系统。半导体器件包括操作控制电路和模式寄存器激活信号发生电路。操作控制电路响应于外部设置信号和命令而产生芯片识别储存控制信号、选择识别储存控制信号和模式寄存器设置信号。模式寄存器激活信号发生电路响应于芯片识别储存控制信号和选择识别储存控制信号而产生芯片识别和选择识别。当芯片识别与选择识别相同时,模式寄存器激活信号发生电路还响应于模式寄存器设置信号而产生用于控制模式寄存器设置操作的模式寄存器激活信号。
  • 半导体器件以及包括半导体系统
  • [发明专利]半导体器件-CN201710941260.2有效
  • 权奇薰;金溶美;金载镒 - 爱思开海力士有限公司
  • 2017-10-11 - 2022-02-25 - G11C16/10
  • 一种半导体器件,包括错误计数信号发生电路和行错误控制电路。错误计数信号发生电路产生如果被选择用来执行错误刷洗操作的单元的出错数据的数量等于预定数量则被使能的错误计数信号。如果出错数据的数量大于或等于所述预定数量则行错误控制电路响应于错误计数信号而储存关于出错数据的数量的信息,或者在比所述预定数量更多的出错数据被检测到之后响应于错误计数信号而储存关于呈现出错数据的行路径的数量的信息。
  • 半导体器件
  • [发明专利]用于存储器装置的定时信号校准-CN202110576022.2在审
  • 金载镒 - 美光科技公司
  • 2021-05-26 - 2021-12-07 - G11C7/10
  • 本申请涉及用于存储器装置的定时信号校准。在一些存储器装置中,可通过与输入信号非同步的定时执行用于存取存储器单元的操作。为了支持非同步定时,存储器装置的定时信号生成组件可包含延迟组件,所述延迟组件支持生成具有相对于输入信号延迟的方面的定时信号。延迟组件可具有对制造或操作可变性敏感的特征,使得定时信号还可受此可变性的影响。根据如本文所公开的实例,存储器装置可包含与存取操作定时信号生成相关联的延迟组件,所述延迟组件经配置以基于所述存储器装置的校准操作而选择性地启用或停用,这可改进所述存储器装置考虑定时信号可变性的各种来源的能力。
  • 用于存储器装置定时信号校准
  • [发明专利]半导体器件-CN201710755852.5有效
  • 金溶美;金载镒;李在仁 - 爱思开海力士有限公司
  • 2017-08-29 - 2021-09-14 - G11C7/22
  • 一种半导体器件包括控制信号发生电路和输入/输出(I/O)控制电路。控制信号发生电路产生第一读取控制信号和第二读取控制信号以及第一写入控制信号和第二写入控制信号。第一读取控制信号和第二读取控制信号中的一个以及第一写入控制信号和第二写入控制信号中的一个根据用于选择第一I/O线或第二I/O线的第一地址和第二地址的组合而被选择性使能。I/O控制电路响应于第一读取控制信号和第二读取控制信号而通过第一I/O线和第二I/O线中的任意一个来输出加载在第一内部I/O线和第二内部I/O线上的读取数据。此外,I/O控制电路响应于第一写入控制信号和第二写入控制信号而通过第一I/O线和第二I/O线中的任意一个来输出输入数据。
  • 半导体器件
  • [发明专利]半导体器件-CN201710735410.4有效
  • 具尙铉;金载镒 - 爱思开海力士有限公司
  • 2017-08-24 - 2021-07-09 - G11C29/12
  • 一种半导体器件包括:锁存信号发生电路,其同步于内部时钟信号来锁存外部信号以产生锁存信号;测试脉冲发生电路,其根据锁存信号来缓冲内部时钟信号以产生测试脉冲信号;以及测试时段信号发生电路,其响应于测试脉冲信号的脉冲来产生被使能的测试时段信号,以执行预定功能。
  • 半导体器件
  • [发明专利]半导体系统及用于测试半导体器件的方法-CN201510609566.9有效
  • 玄相娥;金载镒 - 爱思开海力士有限公司
  • 2015-09-22 - 2021-02-26 - G11C29/08
  • 一种半导体系统,包括半导体器件和功能测试设备。该半导体器件包括:多个第一输入引脚,适用于接收多个命令信号/地址信号;多个多用途寄存器;以及奇偶校验检验单元,适用于在命令信号/地址信号中的第一逻辑值的数目对应于奇偶校验位的逻辑值时将奇偶校验检验结果确定为通过,在该第一逻辑值的数目与奇偶校验位的逻辑值不对应时将奇偶校验检验结果确定为失败,以及控制命令信号/地址信号以使其被储存在多用途寄存器中。该功能测试设备适用于在功能测试期间施加命令信号/地址信号到第一输入引脚,以及适用于控制命令信号/地址信号使得第一逻辑值的数目与奇偶校验位的逻辑值不对应。
  • 半导体系统用于测试半导体器件方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top