专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果11个,建议您升级VIP下载更多相关专利
  • [发明专利]一种高线性度宽带正交调制器-CN202210445165.4在审
  • 吴舒桐;刘雪莲;时黛;戚福伟;张甘英;蒋颖丹;张沁枫 - 中国电子科技集团公司第五十八研究所
  • 2022-04-26 - 2022-07-08 - H03C3/40
  • 本发明公开一种高线性度宽带正交调制器,属于集成电路信号处理领域,包括移相器模块、混频器模块和差分转单端模块。移相器模块对本振差分输入信号进行移相,生成本振正交信号输出;混频器模块将移相器模块的输出信号以及基带输入信号进行混频输出;差分转单端模块将混频器模块的输出差分信号转化为单端信号后输出。与传统正交调制器技术相比,本发明的本振正交产生采用多相滤波器方法,采用电阻和电容实现,芯片面积更小,并且可实现超宽带操作,涵盖50MHz~6GHz的本振输入频率范围;边带抑制约为‑50dBc,载波泄露约为‑40dBm,可在宽带工作频率范围内达到出色的调制性能。混频器模块采用电感峰化,差分转单端模块采用宽带有源巴伦结构,实现增益补偿和高线性度。
  • 一种线性宽带正交调制器
  • [实用新型]一种多层电感版图结构-CN202123209538.8有效
  • 张甘英;吴叶;秦战明;王恬;范晓捷 - 中国电子科技集团公司第五十八研究所
  • 2021-12-20 - 2022-05-13 - H01F27/28
  • 本实用新型涉及一种电感,尤其是一种多层电感版图结构,包括:最顶层金属线、次顶层金属线和若干连接通孔,所述最顶层金属线绝缘设置在所述次顶层金属线的上方,所述最顶层金属线和所述次顶层金属线均螺旋设置,且所述最顶层金属线与所述次顶层金属线相互交叠,所述连接通孔分别与所述最顶层金属线和所述次顶层金属线连接。最顶层金属线与次顶层金属线的交叠面积根据设定电路特定频率下的阻抗要求设置,调节电感版图结构中交叠区域面积,用于改善电感性能,使得电感在低频下成感性,高频下更快成容性。
  • 一种多层电感版图结构
  • [发明专利]电流舵DAC的熔丝校准单元电路-CN202110158761.X有效
  • 张涛;张甘英;王佳琪;梁思思;盛炜 - 中国电子科技集团公司第五十八研究所
  • 2021-02-05 - 2022-02-15 - H03M1/10
  • 本发明公开一种电流舵DAC的熔丝校准单元电路,属于集成电路领域,包括第一D触发器,第二D触发器,第三D触发器,或门,第一与门,第二与门,熔丝电阻,第一PMOS管,第一NMOS管,第二NMOS管,缓冲器和第二PMOS管;其中,第一D触发器的Q端连接或门和第一与门,QN端连接第一与门;第二D触发器的QN端连接或门和第一与门;第三D触发器的Q端连接第一与门和第二与门;或门的输出端连接第二PMOS管的栅端;第二PMOS管源端连接电源VDD,漏端连接缓冲器的输出端;第一与门的输出端连接第一PMOS管的栅端,第二与门的输出端连接第一NMOS管的栅端;熔丝电阻分别连接第一PMOS管源端和电源VDD,第一PMOS管漏端与第一NMOS管漏端相连并输入给缓冲器,第一NMOS管源端连接地GND。
  • 电流dac校准单元电路
  • [发明专利]一种异步时钟数据同步电路-CN201911297422.9有效
  • 万书芹;范晓捷;张甘英;季惠才;王栋 - 中国电子科技集团公司第五十八研究所
  • 2019-12-17 - 2021-07-06 - G06F13/42
  • 本发明公开一种异步时钟数据同步电路,属于高速串行接口技术领域。所述异步时钟数据同步电路包括控制信号产生模块、存储模块和数据对齐模块。所述控制信号产生模块根据协议的不同参数产生存储控制信号CTRL_E和采样对齐控制信号CTRL_S;所述存储模块根据存储控制信号CTRL_E为数据提供存储空间;所述数据对齐模块根据采样对齐控制信号CTRL_S纠正数据的偏斜量,对数据进行对齐采样并传送给下一级处理模块。该电路可以根据时钟的不同调节时间偏斜预算,调节范围为n个链路层工作时钟,n为可变量,根据设计的需求取值,可有效同步JESD204B协议中多路数据。
  • 一种异步时钟数据同步电路
  • [发明专利]一种用于LC型锁相环的频带扫描电路-CN201610893528.5有效
  • 张涛;万书芹;张甘英;张沁枫 - 中国电子科技集团公司第五十八研究所
  • 2016-10-13 - 2019-04-19 - H03L7/18
  • 本发明涉及一种用于LC型锁相环的频带扫描电路,该频带扫描电路包括比较器、与门电路、N位计数器和D触发器,比较器的输入端连接下限电压VL和判定电压Vdect,与门电路的输入端连接计数时钟Count_clk和比较器的输出端,D触发器的D输入端连接N位计数器的输出端O,N位计数器的输入端C连接计数周期Count_period,D触发器的C输入端连接与门电路的输出端,D触发器的Q输出端连接VCOsel选择信号,用于控制压控振荡器阵列开关SW<0:2N‑1>。本发明利用锁相环的反馈回路判断判定电压,极大地简化了配置电路和过程,可实现对于压控振荡器阵列的自动频带扫描和选择,可广泛应用于LC型锁相环设计。
  • 一种用于lc型锁相环频带扫描电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top