[发明专利]一种相位校准方法、装置、电路、电子设备及存储介质在审
申请号: | 202310132499.0 | 申请日: | 2023-02-08 |
公开(公告)号: | CN116169992A | 公开(公告)日: | 2023-05-26 |
发明(设计)人: | 朱道林;梁丕振;夏群兵;孙雪强 | 申请(专利权)人: | 深圳市爱协生科技股份有限公司 |
主分类号: | H03K5/135 | 分类号: | H03K5/135;G06F13/42 |
代理公司: | 深圳市嘉勤知识产权代理有限公司 44651 | 代理人: | 刘自丽 |
地址: | 518000 广东省深圳市宝安区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 相位 校准 方法 装置 电路 电子设备 存储 介质 | ||
本申请提出了一种相位校准方法、装置、电路、电子设备及存储介质,其中方法包括:通过数据通道对时钟通道进行采样,得到对应的翻转信号;对翻转信号进行相位判断,得到对应的相位判断结果;记录多个相位判断结果,生成相位判断结果集合;基于相位判断结果集合,获取对应的最优相位后进行校准。本申请提出一种相位校准方案,能够解决现有电路的相位校准过程较长导致需要耗费大量时间的问题,有效缩短相位校准时间,提高相位校准效率。
技术领域
本申请涉及信号处理技术领域,具体涉及一种相位校准方法、装置、电路、电子设备及存储介质。
背景技术
Mipi Dsi是一种应用于显示技术的串行通信接口,兼容DPI(显示像素接口,Display Pixel Interface)、DBI(显示总线接口,Display Bus Interface)和DCS(显示命令集,Display Command Set),以串行的方式发送像素信息或指令给外设,还可以从外设中读取状态信息或像素信息,而且在传输过程中享有自己独立的通信协议,包括数据包格式和纠错检错机制。
目前,Mipi Dsi串行通信接口作为一种高速显示通信接口,在手机、平板电脑等显示设备上的应用越来越广泛,而随着显示技术的提高,对Mipi Dsi串行通信接口的通信速度的要求也越来越高。但是目前的Mipi通信协议标准规范其速度最多达到2.5GBPS的数据速率,但在此高速率下需要考虑外部环境对传输的干扰影响,需要对协议数据进行校准。针对此,已有的相位校准电路设计方法主要通过在模拟电路设计端先对时钟和数据做延时采样,然后在数字端对采样数据进行判断从而获取正确的相位值。
但是,在对现有技术的研究与实践的过程中,本申请的发明人发现,现有技术由于需要通过模拟电路设计端遍历延时采样,然后数字端再遍历进行判断,导致整个校准过程过长,耗费大量时间。
前面的叙述在于提供一般的背景信息,并不一定构成现有技术。
发明内容
针对上述技术问题,本申请提供一种相位校准方法、装置、电路、电子设备及存储介质,可以解决现有相位校准技术存在校准时间过长的问题,提高相位校准的效率。
为解决上述技术问题,本申请提出一种相位校准方法,包括如下步骤:
通过数据通道对时钟通道进行采样,得到对应的翻转信号;
对所述翻转信号进行相位判断,得到对应的相位判断结果;
记录多个所述相位判断结果,生成相位判断结果集合;
基于所述相位判断结果集合,获取对应的最优相位后进行校准。
可选地,所述对所述翻转信号进行相位判断,得到对应的相位判断结果,包括:
采用时钟分频信号对所述翻转信号进行采样,得到对应的采样结果;
基于所述采样结果,确定对应的相位判断结果。
可选地,所述采用时钟分频信号对所述翻转信号进行采样,得到对应的采样结果,包括:
在所述时钟分频信号的每个上升沿对所述翻转信号进行采样,得到上升沿采样结果;
在所述时钟分频信号的每个下降沿对所述翻转信号进行采样,得到下降沿采样结果。
可选地,所述基于所述采样结果,确定对应的相位判断结果,包括:
检测所述上升沿采样结果是否为第一预设电平且所述下降沿采样结果是否为第二预设电平;
若是,则确定所述翻转信号的相位判断结果为相位正确;
若否,则确定所述翻转信号的相位判断结果相位不正确。
可选地,在所述确定所述对应的相位判断结果之后,还包括:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市爱协生科技股份有限公司,未经深圳市爱协生科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202310132499.0/2.html,转载请声明来源钻瓜专利网。