[发明专利]计算装置及其卷积数据的共享机制在审
申请号: | 202211491657.3 | 申请日: | 2022-11-25 |
公开(公告)号: | CN115796251A | 公开(公告)日: | 2023-03-14 |
发明(设计)人: | 李超;朱炜;林博 | 申请(专利权)人: | 星宸科技股份有限公司 |
主分类号: | G06N3/063 | 分类号: | G06N3/063;G06N3/0464 |
代理公司: | 深圳紫藤知识产权代理有限公司 44570 | 代理人: | 黄灵飞 |
地址: | 361199 福建*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 计算 装置 及其 卷积 数据 共享 机制 | ||
1.一种计算装置,耦接一外部存储器,其特征在于,包括:
一第一计算核心,包括一广播电路,其中,所述第一计算核心用来从所述外部存储器取得一目标数据、将所述目标数据储存至所述广播电路,并且使用所述目标数据进行卷积运算;以及
一第二计算核心,用来从所述广播电路读取所述目标数据,并且使用所述目标数据进行卷积运算。
2.如权利要求1所述的计算装置,其特征在于,所述广播电路包括:
一广播存储器,用来储存所述目标数据;以及
一状态控制器,用来控制所述广播电路的一状态;
其中,所述第一计算核心在将所述目标数据储存至所述广播存储器之前检查所述状态,以及所述第二计算核心在从所述广播存储器读取所述目标数据之前检查所述状态。
3.如权利要求2所述的计算装置,其特征在于,所述第一计算核心包括一数据重排序电路,所述第一计算核心还包括用来根据所述数据重排序电路的输出进行乘积累加运算的一乘积累加运算电路,且所述第一计算核心在读取所述目标数据后,还将所述目标数据提供给所述数据重排序电路。
4.如权利要求3所述的计算装置,其特征在于,所述第一计算核心还包括:
一第一缓冲电路,用来储存所述目标数据;以及
一第二缓冲电路,用来储存所述数据重排序电路的输出;
其中,所述数据重排序电路耦接于所述第一缓冲电路及所述第二缓冲电路之间。
5.如权利要求2所述的计算装置,其特征在于,所述第一计算核心还包括一权重加载电路,所述权重加载电路储存两个连续的读取请求。
6.如权利要求2所述的计算装置,其特征在于,所述第二计算核心还包括:
一管线控制器,耦接所述广播电路及所述外部存储器;以及
一广播控制电路,用来根据所述第二计算核心所收到的一卷积指令控制所述管线控制器从所述外部存储器取得数据或是从所述广播存储器读取数据。
7.如权利要求2所述的计算装置,其特征在于,所述广播存储器为一先进先出存储器。
8.如权利要求1所述的计算装置,其特征在于,所述广播电路为一第一广播电路,所述目标数据为一第一目标数据,所述第二计算核心包括一第二广播电路,所述第二计算核心还使用一第二目标数据进行卷积运算,所述第二计算核心从所述外部存储器取得所述第二目标数据并且将所述第二目标数据储存至所述第二广播电路,所述第一计算核心从所述第二广播电路取得所述第二目标数据,以及所述第一计算核心还使用所述第二目标数据进行卷积运算,所述第一目标数据不等于所述第二目标数据。
9.如权利要求1所述的计算装置,其特征在于,所述目标数据为卷积运算的一输入特征数据。
10.如权利要求1所述的计算装置,其特征在于,所述目标数据为卷积运算的一权重数据。
11.一种计算核心,耦接一外部存储器,其特征在于,所述外部存储器储存一目标数据,所述计算核心包括:
一存储器,用来储存所述目标数据;以及
一卷积核心,包括一广播电路及一乘积累加运算电路,其中,所述卷积核心从所述存储器读取所述目标数据、将所述目标数据储存至所述广播电路,并且将所述目标数据提供给所述乘积累加运算电路。
12.如权利要求11所述的计算核心,其特征在于,所述广播电路包括:
一广播存储器,用来储存所述目标数据;以及
一状态控制器,用来控制所述广播电路的一状态;
其中,所述卷积核心在将所述目标数据储存至所述广播存储器之前检查所述状态。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于星宸科技股份有限公司,未经星宸科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211491657.3/1.html,转载请声明来源钻瓜专利网。