[发明专利]微处理器中的控制器及其进行的方法在审
申请号: | 202211034768.1 | 申请日: | 2022-08-26 |
公开(公告)号: | CN115408311A | 公开(公告)日: | 2022-11-29 |
发明(设计)人: | 道格拉斯·R·瑞德;艾伯特·J·娄坡;泰瑞·派克斯 | 申请(专利权)人: | 圣图尔科技公司 |
主分类号: | G06F12/0811 | 分类号: | G06F12/0811;G06F12/0891 |
代理公司: | 北京林达刘知识产权代理事务所(普通合伙) 11277 | 代理人: | 刘新宇 |
地址: | 美国德州78731奥斯汀市*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 微处理器 中的 控制器 及其 进行 方法 | ||
1.一种微处理器中的控制器,所述控制器被配置为管理对动态随机存取存储器即DRAM的访问,所述控制器包括:
第一表,其被配置为针对多个第一存储器区域跟踪已被写入零的高速缓存线;以及
第二表,其被配置为跟踪多个第二存储器区域的已被写入零的高速缓存线,其中所述多个第二存储器区域中的各个第二存储器区域包括所述多个第一存储器区域的组,其中该组内的所述多个第一存储器区域中的各个第一存储器区域内的所有高速缓存线已被写入零。
2.根据权利要求1所述的控制器,其中,所述第一表包括与所述多个第一存储器区域相对应的多个条目,其中各个条目包括与所述多个第一存储器区域中的一个第一存储器区域的地址相对应的标记、以及与所述多个第一存储器区域中的该一个第一存储器区域内的各个高速缓存线相对应的位掩码。
3.根据权利要求2所述的控制器,其中,当所述高速缓存线中的一个高速缓存线被写入零时,设置位掩码的对应的各位。
4.根据权利要求2所述的控制器,其中,所述多个第一存储器区域中的各个第一存储器区域包括存储器页。
5.根据权利要求4所述的控制器,其中,所述标记包括指定完整存储器页的高物理地址位,以及其中所述位掩码是基于存储器页的大小和各个高速缓存线的大小的。
6.根据权利要求2所述的控制器,其中,基于与所述多个第一存储器区域中的所述一个第一存储器区域内的各个高速缓存线相对应的所述位掩码的所有位被设置,将对应条目的信息迁移到所述第二表中。
7.根据权利要求2所述的控制器,其中,所述第二表包括与所述多个第二存储器区域相对应的多个条目,其中各个条目包括位掩码以及与所述多个第二存储器区域中的一个第二存储器区域的地址相对应的标记。
8.根据权利要求7所述的控制器,其中,所述第二表的各个条目的位掩码对应于与该条目相关联的第二存储器区域内所包含的所述多个第一存储器区域的组,以及其中该组的位掩码的所有位被设置。
9.根据权利要求8所述的控制器,其中,所述组包括针对多于一个存储器页所设置的高速缓存线。
10.根据权利要求9所述的控制器,其中,所述标记包括指定完整且连续的N兆字节即NMB的区域的高物理地址位,其中N是足以用于多于一个存储器页的存储,其中所述位掩码是基于所述第一存储器区域的数量的。
11.一种由微处理器中的控制器进行的方法,所述控制器被配置为管理对动态随机存取存储器即DRAM的访问,所述方法包括:
在第一表中针对多个第一存储器区域跟踪已被写入零的高速缓存线;以及
在第二表中跟踪多个第二存储器区域的已被写入零的高速缓存线,其中所述多个第二存储器区域中的各个第二存储器区域包括所述多个第一存储器区域的组,其中该组内的所述多个第一存储器区域中的各个第一存储器区域内的所有高速缓存线已被写入零。
12.根据权利要求11所述的方法,其中,所述第一表包括与所述多个第一存储器区域相对应的多个条目,其中各个条目包括与所述多个第一存储器区域中的一个第一存储器区域的地址相对应的标记、以及与所述多个第一存储器区域中的该一个第一存储器区域内的各个高速缓存线相对应的位掩码。
13.根据权利要求12所述的方法,还包括:当所述高速缓存线中的一个高速缓存线被写入零时,设置位掩码的对应的各位。
14.根据权利要求12所述的方法,其中,所述多个第一存储器区域中的各个第一存储器区域包括存储器页。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于圣图尔科技公司,未经圣图尔科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211034768.1/1.html,转载请声明来源钻瓜专利网。