[发明专利]有源桥接装置在审
| 申请号: | 202180033345.5 | 申请日: | 2021-04-05 |
| 公开(公告)号: | CN115552603A | 公开(公告)日: | 2022-12-30 |
| 发明(设计)人: | J·A·德拉克鲁斯;B·哈巴;R·卡特卡尔 | 申请(专利权)人: | 伊文萨思公司 |
| 主分类号: | H01L25/16 | 分类号: | H01L25/16;H01L23/00;G11C5/04;G11C11/413 |
| 代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 李兴斌;姚宗妮 |
| 地址: | 美国加利*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 有源 装置 | ||
1.一种微电子器件,包括:
基础裸片,被配置为片上系统(SoC);
辅裸片,定位在所述基础裸片的外围;以及
有源桥裸片,将所述辅裸片与所述基础裸片耦合,并且所述有源桥裸片包括被配置为主动执行至少一个功能的有源电路系统。
2.根据权利要求1所述的微电子器件,其中所述辅裸片被配置为高带宽存储器(HBM)。
3.根据权利要求2所述的微电子器件,其中所述有源桥裸片被配置为使得所述至少一个功能在所述基础裸片与所述辅裸片之间提供缓冲。
4.根据权利要求1所述的微电子器件,其中所述有源桥裸片经由直接键合互连(DBI)耦合到所述基础裸片,并且所述有源桥裸片经由DBI耦合到所述辅裸片。
5.根据权利要求1所述的微电子器件,其中所述有源桥裸片被配置为使得所述至少一个功能在所述基础裸片与所述辅裸片之间提供接口。
6.根据权利要求1所述的微电子器件,其中所述有源桥裸片被配置为使得所述至少一个功能为所述基础裸片和所述辅裸片提供物理(PHY)层和控制器功能。
7.根据权利要求1所述的微电子器件,其中所述有源桥裸片被配置为使得所述至少一个功能提供高速缓存。
8.根据权利要求7所述的微电子器件,其中所述辅裸片被配置为SoC。
9.根据权利要求8所述的微电子器件,其中所述有源桥裸片被配置为使得所述至少一个功能在所述基础裸片与所述辅裸片之间提供缓冲。
10.根据权利要求1所述的微电子器件,其中所述有源桥裸片被配置为使得所述至少一个功能提供以下中的至少一项:(i)所述基础裸片与所述辅裸片之间具有电平移位的互连,(ii)所述基础裸片与所述辅裸片之间的重新计时,(iii)所述基础裸片与所述辅裸片之间的时钟门控,(iv)所述基础裸片与所述辅裸片之间的电压门控,或(v)所述基础裸片与所述辅裸片之间的时钟分配。
11.一种微电子器件,包括:
基础裸片,被配置为片上系统(SoC);
辅裸片,定位在所述基础裸片的外围,所述辅裸片被配置为存储器;以及
有源桥裸片,包括被配置为主动执行至少一个功能的有源电路系统,
其中所述有源桥裸片经由直接键合互连(DBI)耦合到所述基础裸片,并且所述有源桥裸片经由DBI耦合到所述辅裸片。
12.根据权利要求11所述的微电子器件,其中所述有源桥裸片被配置为使得所述至少一个功能在所述基础裸片与所述辅裸片之间提供缓冲。
13.根据权利要求12所述的微电子器件,其中所述有源桥裸片被配置为使得所述至少一个功能在所述基础裸片与所述辅裸片之间提供接口。
14.根据权利要求11所述的微电子器件,其中所述有源桥裸片被配置为使得所述至少一个功能为所述基础裸片和所述辅裸片提供物理(PHY)层和控制器功能。
15.根据权利要求11所述的微电子器件,其中所述有源桥裸片被配置为使得所述至少一个功能提供高速缓存。
16.根据权利要求11所述的微电子器件,其中所述有源桥裸片被配置为使得所述至少一个功能提供以下中的至少一项:(i)所述基础裸片与所述辅裸片之间具有电平移位的互连,(ii)所述基础裸片与所述辅裸片之间的重新计时,(iii)所述基础裸片与所述辅裸片之间的时钟门控,(iv)所述基础裸片与所述辅裸片之间的电压门控,或(v)所述基础裸片与所述辅裸片之间的时钟分配。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于伊文萨思公司,未经伊文萨思公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202180033345.5/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类





