[发明专利]用于时钟偏斜校准的电子电路和方法在审
| 申请号: | 202111626365.1 | 申请日: | 2021-12-28 |
| 公开(公告)号: | CN114696800A | 公开(公告)日: | 2022-07-01 |
| 发明(设计)人: | 赛斯·马斯瓦·梅卡达·姆斯·阿亚那;塔毛·达斯;阿瓦尼施·辛格·维尔玛 | 申请(专利权)人: | 三星电子株式会社 |
| 主分类号: | H03K5/135 | 分类号: | H03K5/135;H03M9/00 |
| 代理公司: | 北京铭硕知识产权代理有限公司 11286 | 代理人: | 方成;张川绪 |
| 地址: | 韩国京畿*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用于 时钟 偏斜 校准 电子电路 方法 | ||
1.一种用于多相时钟偏斜校准的电子电路,包括:
滤波电路,被配置为对由多相时钟驱动的串行器电路系统输出的数据进行滤波,并且生成表示输入到串行器电路系统的多个多相时钟信号之间的偏斜的差分电压,其中,差分电压的极性表示所述多个多相时钟信号之间的偏斜的极性;
离散时间积分器电路系统,被配置为对生成的差分电压进行放大;
比较器电路系统,被配置为基于差分电压和期望值来确定差分电压的差异度;以及
时钟偏斜校正器电路系统,被配置为:
基于确定的差异度来修改所述多个多相时钟信号的上升沿和/或下降沿位置,
触发串行器电路系统,以根据修改后的多个多相时钟信号来输出数据,以及
减小所述多个多相时钟信号之间的偏斜。
2.根据权利要求1所述的电子电路,其中,所述多个多相时钟信号对应于半速率或四分之一速率串行器配置。
3.根据权利要求1所述的电子电路,其中,多相时钟驱动的串行器电路系统被配置为:
通过所述多个多相时钟信号经由边沿触发来接收期望的输入数据模式;
感测所述多个多相时钟信号之间的偏斜;
输出具有与所述多个多相时钟信号之间的偏斜成比例的占空比的信号;以及
基于对所述多个多相时钟信号的校准,将串行器电路系统的输出数据的间隔迭代地校准为一个单位间隔,从而实现所述电子电路的数据路径内的校准。
4.根据权利要求3所述的电子电路,其中,滤波电路包括低通电路,低通电路被配置为基于串行器电路系统的输出数据的占空比来生成差分电压,其中,
生成的差分电压是静态差分电压。
5.根据权利要求1所述的电子电路,其中,离散时间积分器电路系统被配置为:
对来自滤波电路的差分电压进行积分;
基于积分的结果来生成具有期望增益和减小的有效偏移的放大的差分电压;以及
将放大的差分电压发送到比较器电路系统。
6.根据权利要求1所述的电子电路,其中,比较器电路系统包括自动调零比较器电路,自动调零比较器电路被配置为将放大的差分电压与用于检测占空比的期望值进行比较。
7.根据权利要求1至6中的任一项所述的电子电路,还包括:
控制生成器电路系统,被配置为执行有限状态机以基于比较器电路系统的输出生成控制信号,控制信号由多个上码和下码表示,控制信号控制所述多个多相时钟信号之间的偏斜。
8.根据权利要求1至6中的任一项所述的电子电路,其中,时钟偏斜校正器电路系统包括:
上拉晶体管,被配置为基于由上码定义的第一控制电压来调节所述多个多相时钟信号中的至少一个时钟信号的上升沿;
下拉晶体管,被配置为基于由下码定义的第二控制电压来调节所述多个多相时钟信号中的所述至少一个时钟信号的下降沿;以及
交叉耦合反相器,被配置为维持所述多个多相时钟信号的互补性质。
9.根据权利要求1至6中的任一项所述的电子电路,还包括:
控制生成器电路系统,以负反馈配置被配置为:
减小所述多个多相时钟信号的时钟相位之间的偏斜;
增大上码以引起占空比的减小,直到比较器电路系统的输出从第一电平改变为第二电平为止;以及
减小下码以引起占空比的增大,直到比较器电路系统的输出从第二电平改变为第一电平为止。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111626365.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:确定绝缘电阻的系统和方法
- 下一篇:使用环回来延伸海底电缆中的DAS范围





